|
|
|
|
|
Introducción a la Síntesis con VHDL
(4)
|
1.37 |
|
|
|
|
|
Simulación VHDL con OrCAD
(3)
|
1.21 |
|
|
|
|
Riesco, F.(1970) .Diferentes entornos de apoyo para la impartición de un curso de VHDL. .En: . ()
|
0.94 |
502 |
1129 |
|
|
|
Complementador a dos (VHDL parte 3). (Requiere Plataforma OrCAD 9.1 ó superior)
|
0.94 |
247 |
56 |
|
|
|
Obtención de la función simplificada S y su circuito lógico (VHDL). (Requiere Plataforma OrCAD 9.1 ó superior)
|
0.94 |
464 |
65 |
|
|
|
Complementador a dos (VHDL parte 1). (Requiere Plataforma OrCAD 9.1 ó superior)
|
0.94 |
247 |
49 |
|
|
|
Complementador a dos (VHDL parte 2). (Requiere Plataforma OrCAD 9.1 ó superior)
|
0.94 |
229 |
61 |
|
|
|
Descripción VHDL de sumador paralelo con acarreo de 8 bits (Requiere Plataforma OrCAD 9.1 ó superior)
|
0.94 |
635 |
128 |
|
|
|
Circuito lógico de la expresión canónica en minterms simplificada (VHDL). (Requiere Plataforma OrCAD 9.1 ó superior)
|
0.94 |
333 |
67 |
|
|
|
Circuito lógico de la función simplificada S con puertas NAND (VHDL). (Requiere Plataforma OrCAD 9.1 ó superior)
|
0.94 |
311 |
66 |
|
|
|
Sumador paralelo con acarreo mixto (VHDL). (Requiere Plataforma OrCAD 9.1 ó superior)
|
0.94 |
374 |
87 |
|
|
|
Circuito lógico de la expresión canónica en maxterms simplificada (VHDL). (Requiere Plataforma OrCAD 9.1 ó superior)
|
0.94 |
323 |
48 |
|
|
|
Obtención de la función simplificada f2 y su circuito lógico (VHDL). (Requiere Plataforma OrCAD 9.1 ó superior)
|
0.94 |
253 |
52 |
|
|
|
Descripción funcional mediante VHDL de un sumador completo (Requiere Plataforma OrCAD 9.1 ó superior)
|
0.94 |
599 |
100 |
|
|
|
Descripción VHDL de puertas inversoras con retardos (Requiere Plataforma OrCAD 9.1 ó superior)
|
0.94 |
340 |
69 |
|
|
|
Franco, E. y Montero, F.(1970) .Diseño del microcontrolador 8051 con módulo ensamblador- generador de ROM en lenguaje VHDL. .En: . ()
|
0.85 |
709 |
5558 |
|
|
|
Obtención de las funciones simplificadas f1,f3 y sus circuitos lógicos (VHDL). (Requiere Plataforma OrCAD 9.1 ó superior)
|
0.84 |
264 |
63 |
|
|
|
Parada, J.L., Pérez, S. y Raña, H.(1970) .Herramienta CAD para la autoenseñanza de VHDL.. .En: . ()
|
0.84 |
520 |
466 |
|
|
|
Obtención de la tabla de verdad a partir de la expresión booleana (VHDL). (Requiere Plataforma OrCAD 9.1 ó superior)
|
0.84 |
346 |
69 |
|
|
|
Circuito lógico con puertas NAND de la expresión canónica en minterms simplificada (VHDL). (Requiere Plataforma OrCAD 9.1 ó superior)
|
0.84 |
304 |
61 |
|
|
|
Circuito lógico con puertas NAND de la expresión canónica en maxterms simplificada (VHDL). (Requiere Plataforma OrCAD 9.1 ó superior)
|
0.84 |
329 |
84 |
|
|
|
Circuito lógico con puertas NAND de la expresión canónica en maxterms simplificada (VHDL). (Requiere Plataforma OrCAD 9.1 ó superior)
|
0.84 |
281 |
65 |
|
|
|
Circuito lógico con puertas NAND de la expresión canónica en maxterms simplificada (VHDL). (Requiere Plataforma OrCAD 9.1 ó superior)
|
0.84 |
319 |
72 |
|
|
|
Mandado, E., Mandado, Y., Menéndez, L.M. y Valdés, G.(1970) .Sistema didáctico para el autoaprendizaje del lenguaje VHDL a partir de los bloques funcionales normalizados. .En: . ()
|
0.80 |
513 |
973 |
|
|
|
Blesa, A., Catalán, C., Martínez, F., Medrano, C.T. y Serna, S.(1970) .El diseño de un procesador MIPS como guía para el aprendizaje de VHDL. .En: . ()
|
0.80 |
918 |
1702 |
|
|
|
Blanco, N. y Carlos, J.(1970) .Libro electrónico para la enseñanza y el aprendizaje del diseño lógico con VHDL.. .En: . ()
|
0.80 |
631 |
1735 |
|
|
|
Acosta, A., Barriga, A., Bellido, M.J. y Valencia, M.(1970) .Aplicación del VHDL en prácticas de diseño de sistemas digitales.. .En: . ()
|
0.80 |
874 |
5002 |
|
|
|
Artigas, J.I., Barragán, L.A., Orrite, C. y Urriza, I.(1970) .Libro electrónica digital. Aplicaciones y problemas con VHDL. .En: . ()
|
0.80 |
1894 |
3942 |
|
|
|
Bataller, M., Francés, J.V., Guerrero, J., Magdalena, J.R. y Rosado, A.(1970) .El entorno de diseño Warp2: una aproximación al lenguaje VHDL. .En: . ()
|
0.80 |
690 |
896 |
|
|
|
López, J.C. y López, L.M.(1970) .El VHDL en la enseñanza de la electrónica.. .En: . ()
|
0.80 |
510 |
1302 |
|
|
|
Descripción funcional mediante VHDL de un sumador completo (Requiere Plataforma OrCAD 9.1 ó superior)
|
0.77 |
284 |
68 |
|
|
|
Descripción VHDL de sumador paralelo con acarreo de 8 bits (Requiere Plataforma OrCAD 9.1 ó superior)
|
0.77 |
244 |
87 |
|
|
|
Descripción VHDL de una puerta XOR de 2 entradas (Requiere Plataforma OrCAD 9.1 ó superior)
|
0.77 |
493 |
93 |
|
|
|
Cerdá, J., Colom, R.J., Gadea, R., García, R., Larrea, M.A. y Martínez, M.(1970) .Desarrollo de un tutorial multimedia como apoyo a la docencia de VHDL. .En: . ()
|
0.75 |
710 |
331 |
|
|
|
Cárdenas, J.C., Jiménez, D., Oleagordía, I. y Sánchez, M.(1970) .Internet en la docencia. VHDL, lenguaje de descripción de Hardware.. .En: . ()
|
0.75 |
556 |
436 |
|
|
|
Azcondo, F.J., Brañas, C. y de Castro, A.(1970) .Orientación de la asignatura sistemas electrónicos digitales al modelado de sistemas en VHDL partiendo de esquemas matlab-simulink. .En: . ()
|
0.75 |
569 |
718 |
|
|
|
Ruiz-Andino, A. y Ruz, J.J.(1970) .Laboratorio de estructura de computadores basados el VHDL.. .En: . ()
|
0.70 |
622 |
1438 |
|
|
|
Castro Gil, Manuel Alonso, López, E. y Martínez, C.(1970) .Enseñanza de componentes digitales y simulación VHDL usando IPSS_EE (Internet-based system support with educational elements). .En: . ()
|
0.69 |
537 |
855 |
|
|
|
Comportamiento de una puerta lógica XNOR (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)
|
0.66 |
345 |
44 |
|
|
|
Comportamiento de una puerta lógica XOR (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)
|
0.66 |
268 |
46 |
|
|
|
Comportamiento de una puerta lógica OR tres entradas (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)
|
0.66 |
288 |
60 |
|
|
|
Circuito biestable J-K síncrono activo por flanco de bajada. (Requiere Plataforma OrCAD 9.1 ó superior)
|
0.66 |
311 |
79 |
|
|
|
ADC bipolar de doble rampa simétrica de 8 bits (Requiere Plataforma OrCAD 9.1 ó superior)
|
0.66 |
508 |
97 |
|
|
|
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma OrCAD 9.1 ó superior)
|
0.66 |
319 |
55 |
|
|
|
Circuito biestable R-S síncrono activo por nivel. (Requiere Plataforma OrCAD 9.1 ó superior)
|
0.66 |
286 |
68 |
|
|
|
Circuito biestable T síncrono activo por flanco de bajada. (Requiere Plataforma OrCAD 9.1 ó superior)
|
0.66 |
353 |
47 |
|
|
|
Problema propuesto 5.8 (Requiere Plataforma OrCAD 9.1 ó superior)
|
0.66 |
252 |
57 |
|
|
|
Problema propuesto 5.11 (Requiere Plataforma OrCAD 9.1 ó superior)
|
0.66 |
230 |
77 |
|
|
|
Problema propuesto 4.18 (Requiere Plataforma OrCAD 9.1 ó superior)
|
0.66 |
265 |
67 |
|
|
|
Sistema con puertas triestado (soluc. alternativa 2) (Requiere Plataforma OrCAD 9.1 ó superior)
|
0.66 |
281 |
56 |
|
|
|