Search Results (Display Type:"Objeto de aprendizaje", isMemberOf:"oaingeec:ing-elec-col-e986be1262dcf896f5680312.e08c816")

Resultados de la Navegación (1845)

RSS para este conjunto de resultadosRSS para este conjunto de resultados

Página 16 de 37

Páginas:    «primera ‹anterior  6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25  siguiente › última »

Refinar

  Search Relevance Visitas Descargas
Descripción estructural de una puerta XOR (con puertas NOT y OR) (soluc. alternativa) (Requiere Plataforma OrCAD 9.1 ó superior)  7.24 278 58
Interfaz CMOS a TTL mediante puerta en drenador abierto y pull-up (Requiere Plataforma MicroCAP 9.0 ó superior)  7.24 324 52
Curva característica de una puerta NAND TTL-Estándar (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.24 382 71
Curva característica de una puerta NAND TTL-Estándar (Requiere Plataforma OrCAD 9.1 ó superior)  7.24 399 59
Comportamiento de una puerta NAND TTL con entradas a nivel alto en carga. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.24 298 58
Función de transferencia de una puerta inversora CMOS (Requiere Plataforma MicroCAP 9.0 ó superior)  7.24 477 66
Función de transferencia de una puerta NAND TTL-Estándar (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.24 522 86
Interfaz CMOS a TTL mediante una puerta y el circuito interfaz específico.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.24 279 69
Curva característica de una puerta NAND TTL-Estándar (Requiere Plataforma MicroCAP 9.0 ó superior)  7.24 369 58
Estructura interna del sumador total.Asociación serie. Sumador de 4 bits. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.24 494 93
Estructura interna del sumador con acarreo anticipado. Sumador paralelo de 4 dígitos. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.24 719 114
Interfaz CMOS a TTL mediante una puerta y el circuito interfaz específico (Requiere Plataforma OrCAD 9.1 ó superior)  7.24 316 72
Función OR-exclusiva expresada en términos maxterm (Requiere Plataforma OrCAD 9.1 ó superior)  7.24 275 49
Interfaz CMOS a TTL mediante una puerta y el circuito interfaz específico.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.24 395 59
Descripción estructural de una puerta XOR (con puertas NOT y OR) (Requiere Plataforma OrCAD 9.1 ó superior)  7.24 303 61
Comportamiento de una puerta NAND TTL con entradas a nivel bajo en carga. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.24 256 40
Estructura interna del sumador total.Asociación serie. Sumador en complemento a 2. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.24 323 92
Comportamiento de una puerta NAND TTL con entradas a nivel alto sin carga. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.24 254 65
Interfaz CMOS a TTL mediante puerta en drenador abierto y pull-up (Requiere Plataforma OrCAD 9.1 ó superior)  7.24 277 71
Curva característica de una puerta NAND TTL-Estándar (Requiere Plataforma OrCAD 9.1 ó superior)  7.24 422 76
Comportamiento eléctrico de una puerta NAND TTL-Estándar con todas las entradas en nivel alto (Requiere Plataforma MicroCAP 9.0 ó superior)  7.24 340 75
Función OR-exclusiva expresada en términos maxterm (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.24 291 46
Simulación Problema P4.7 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.24 387 96
Modelo de gran señal del transistor NPN. Característica base-emisor. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.24 499 100
Explicación del problema propuesto 4.10. (Requiere Plataforma Adobe Reader 5.0 ó superior)  7.24 331 85
Simulación Problema P4.4 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.24 369 103
Simulación Problema P4.6 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.24 389 73
Modelo Ebers-Moll. Variac. en la I de saturación. Característica C-E. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.24 377 79
Explicación del problema propuesto 4.14. (Requiere Plataforma Adobe Reader 5.0 ó superior)  7.24 335 90
Simulación Problema P4.6 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.24 384 81
Modelo Ebers-Moll. Variac. del coef. de emisión directo. Característica C-E (Requiere Plataforma MicroCAP 9.0 ó superior)  7.24 399 83
Explicación del problema propuesto 4.12. (Requiere Plataforma Adobe Reader 5.0 ó superior)  7.24 371 94
Modelo Ebers-Moll. Variac. del coef. beta directo. Característica C-E. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.24 363 93
Modelo Ebers-Moll. Variac. en la I de saturación. Característica B-E. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.24 366 87
Explicación del problema teórico 4.3.1.2 (Requiere Plataforma Adobe Reader 5.0 ó superior)  7.24 374 475
Explicación del problema propuesto 4.4. (Requiere Plataforma Adobe Reader 5.0 ó superior)  7.24 358 114
Modelo Ebers-Moll. Variac. del coef. de emisión inverso. Característica C-E (Requiere Plataforma MicroCAP 9.0 ó superior)  7.24 372 95
Explicación del problema propuesto 4.13. (Requiere Plataforma Adobe Reader 5.0 ó superior)  7.24 351 160
Simulación Problema P4.13 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.24 351 86
Explicación del problema propuesto 4.7. (Requiere Plataforma Adobe Reader 5.0 ó superior)  7.24 369 107
Modelo Ebers-Moll. Variac. del coef. beta inverso. Característica C-E. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.24 374 85
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  7.24 422 65
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad..4 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.24 342 78
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada..1 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.24 360 76
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada. (Requiere Plataforma OrCAD 9.1 ó superior)  7.24 346 52
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad. (Requiere Plataforma OrCAD 9.1 ó superior)  7.24 370 90
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  7.24 389 75
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada. (Requiere Plataforma OrCAD 9.1 ó superior)  7.24 339 57
Problema resuelto 5.3 (Requiere Plataforma OrCAD 9.1 ó superior)  7.24 254 68
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad..1 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.24 330 74

Página 16 de 37

Páginas:    «primera ‹anterior  6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25  siguiente › última »