011false100true score desc 2gaptrue5mapcontentxmltrue50object_type_i,object_type_i_lookup,coverage_period_mt,geographic_area_mt,geographic_coordinates_mt,author_role_mt,contributor_role_mt,org_id_mt,org_role_mt,supervisor_mt,supervisor_id_mi,supervisor_id_mi_lookup,fields_of_research_mi,fields_of_research_mi_lookup,display_type_i,display_type_i_lookup,seo_code_mi,seo_code_mi_lookup,copyright_i,license_i,license_i_lookup,oa_compliance_t,oa_notes_t,grant_id_t,funding_body_t,description_of_resource_t,software_required_t,project_description_t,keywords_mt,project_name_t,project_id_t,isdatasetof_mt,isdatasetof_mt_lookup,notes_t,date_dt,xsd_display_option_mi,xsd_display_option_mi_lookup,file_downloads_i,created_date_dt,updated_date_dt,research_program_mt,title_t,depositor_i,isderivationof_mt,assigned_user_id_mt,assigned_group_id_mi,assigned_group_id_mi_lookup,isdatacomponentof_mt,isannotationof_mt,author_id_mi,author_id_mi_lookup,alternative_title_mt,pid_t,publisher_t,author_mt,contributor_mt,contributor_id_mi,contributor_id_mi_lookup,refereed_i,series_t,journal_name_t,newspaper_t,conference_name_t,book_title_t,identifier_mt,edition_t,subject_mi,subject_mi_lookup,place_of_publication_t,start_page_t,end_page_t,chapter_number_t,issue_number_t,volume_number_t,conference_dates_t,conference_location_t,patent_number_t,country_of_issue_t,description_t,date_available_dt,language_mt,phonetic_title_t,language_of_title_mt,translated_title_t,phonetic_journal_name_t,translated_journal_name_t,phonetic_book_title_t,translated_book_title_t,phonetic_newspaper_t,file_attachment_name_mt,translated_newspaper_t,phonetic_conference_name_t,translated_conference_name_t,issn_mt,isbn_mt,isi_loc_t,prn_t,output_availability_t,na_explanation_t,sensitivity_explanation_t,file_attachment_content_mt,org_unit_name_t,org_name_t,report_number_t,sequence_i,genre_t,genre_type_t,formatted_title_t,formatted_abstract_t,parent_publication_t,convener_t,ismemberof_mt,ismemberof_mt_lookup,link_mt,link_description_mt,rights_t,views_i,scopus_id_t,thomson_citation_count_i,gs_citation_count_i,gs_cited_by_link_t,scopus_citation_count_i,status_i,status_i_lookup,first_author_in_document_derived_t,first_author_in_fez_derived_t,ands_collection_type_t,start_date_dt,end_date_dt,access_conditions_t,extent_t,contact_details_email_mt,contact_details_physical_mt,loc_subject_heading_mt,depositor_affiliation_i,surrounding_features_mt,condition_mt,style_mt,period_mt,category_mt,subcategory_mt,structural_systems_mt,adt_id_t,subtype_t,language_of_parent_title_t,proceedings_title_t,file_description_mt,herdc_code_i,herdc_code_i_lookup,herdc_status_i,herdc_status_i_lookup,institutional_status_i,institutional_status_i_lookup,herdc_notes_t,follow_up_flags_i,follow_up_flags_i_lookup,follow_up_flags_imu_i,follow_up_flags_imu_i_lookup,scopus_doc_type_t,scopus_doc_type_t_lookup,wok_doc_type_t,wok_doc_type_t_lookup,conference_id_i,total_chapters_t,publisher_id_i,translated_proceedings_title_t,native_script_title_t,roman_script_title_t,native_script_book_title_t,roman_script_book_title_t,native_script_journal_name_t,roman_script_journal_name_t,native_script_conference_name_t,roman_script_conference_name_t,total_pages_t,native_script_proceedings_title_t,roman_script_proceedings_title_t,language_of_book_title_mt,language_of_journal_name_mt,language_of_proceedings_title_mt,doi_t,author_count_t,collection_year_dt,location_mt,building_materials_mt,architectural_features_mt,interior_features_mt,sherpa_colour_t,ain_detail_t,rj_2010_rank_t,rj_2010_title_t,rj_2012_rank_t,rj_2012_title_t,rc_2010_rank_t,rc_2010_title_t,herdc_code_description_t,score,citation_t1true60 (codiseño AND status_i:(2)) 6display_type_idisplay_type_i_lookup_exactkeywords_mftdate_year_tauthor_id_miauthor_id_mi_lookup_exactauthor_mftjournal_name_t_ftsubject_misubject_mi_lookup_exactgenre_type_t_ftismemberof_mftismemberof_mt_lookup_exactsubtype_t_ftscopus_doc_type_t_ftscopus_doc_type_t_lookup_exact(_authlister_t:(1)) AND (status_i:(2)) 33131970-01-01T10:00:00Z3852009-10-02T14:30:46ZCodiseño hardware/software de un sistema de dosificación basado en lógica difusataee:congreso-2002-1014En esta comunicación se describe la realización mediante codiseño hardware/software de un sistema de dosificación que emplea técnicas de control basadas en lógica difusa. La implementación final se ha realizado sobre una placa de desarrollo que incluye una FPGAXC4005XL y un microcontrolador Intel 8031. Para el diseño del controlador difuso se ha utilizado un entorno de desarrollo de sistemas difusos de libre distribución, mientras que la síntesis hardware del sistema sa ha llevado a cabo madiante versiones educativas de herramientas comerciales0conferenceObject6042<a class="citation_author_name" title="Navegar por nombre de Autor de Barriga, A." href="/fez/list/author/Barriga, A./">Barriga, A.</a>, <a class="citation_author_name" title="Navegar por nombre de Autor de Cabrera, A." href="/fez/list/author/Cabrera, A./">Cabrera, A.</a>, <a class="citation_author_name" title="Navegar por nombre de Autor de Sánchez-Solano, S." href="/fez/list/author/Sánchez-Solano, S./">Sánchez-Solano, S.</a> y <a class="citation_author_name" title="Navegar por nombre de Autor de Senhadji, R." href="/fez/list/author/Senhadji, R./">Senhadji, R.</a>(<span class="citation_date">1970</span>) .<a class="citation_title" title="Click para ver : Codiseño hardware/software de un sistema de dosificación basado en lógica difusa" href="/fez/view/taee:congreso-2002-1014">Codiseño hardware/software de un sistema de dosificación basado en lógica difusa</a>. <b></b>.En: . ()RecordPonencia de CongresoPublishedcodiseñodifusaFPGAimplementaciónmetodologíasensorXfuzzyCentro Nacional de Microelectrónica IMB-CNM-CSIC Universidad de SevillaBarriga, A.Cabrera, A.Sánchez-Solano, S.Senhadji, R.../papers/2002S1C02.pdftaee:congreso-2002-1014esS1C02.pdfS1C02D01.jpgS1C02F01.jpgS1C02G01.jpgtaee:congreso-sesion-2002S1Cbibliuned:SetPonenciasbibliuned:Setopenairebibliuned:SetPonenciasEnseñanza de laboratorioSet de ponenciasSet de openaireSet de ponenciashttp://creativecommons.org/licenses/by-nc-nd/4.0Licencia Creative CommonsBarrigaAcceso abierto0.957731133131970-01-01T10:00:00Z6972009-10-02T14:30:46ZCodiseño hardware/software de un sensor inteligente para medidas de aceleraciones sobre 3 ejes basado en picoblazetaee:congreso-2008-1106El presente trabajo muestra la aplicación de las nuevas metodologías de diseño basadas en lógica programable y FPGAs para realizar un prototipo de un sensor que obtenga aceleraciones en los 3 ejes, así como medidas de inclinaciones, velocidades y posiciones mediante un procesado de señal interno. Todas estas medidas, junto con la incorporación de prestaciones como calibración de offtset y sensibilidad y una interfaz de comunicación con un PC hacen del prototipo un sensor inteligente. Toda la parte concerniente a las comunicaciones con el PC se han realizando con un microcontrololador embebido en la propia FPGA denominado PicoBlaze.0conferenceObject5602<a class="citation_author_name" title="Navegar por nombre de Autor de Ayala, A." href="/fez/list/author/Ayala, A./">Ayala, A.</a>, <a class="citation_author_name" title="Navegar por nombre de Autor de Díaz, I." href="/fez/list/author/Díaz, I./">Díaz, I.</a>, <a class="citation_author_name" title="Navegar por nombre de Autor de Magdaleno, E." href="/fez/list/author/Magdaleno, E./">Magdaleno, E.</a> y <a class="citation_author_name" title="Navegar por nombre de Autor de Rodríguez, M." href="/fez/list/author/Rodríguez, M./">Rodríguez, M.</a>(<span class="citation_date">1970</span>) .<a class="citation_title" title="Click para ver : Codiseño hardware/software de un sensor inteligente para medidas de aceleraciones sobre 3 ejes basado en picoblaze" href="/fez/view/taee:congreso-2008-1106">Codiseño hardware/software de un sensor inteligente para medidas de aceleraciones sobre 3 ejes basado en picoblaze</a>. <b></b>.En: . ()RecordPonencia de CongresoPublishedaceleracióncodiseñoCSICFPGAmedidamicroelectrónicaPicoBlazeSoPVHDLUniversidad de La LagunaAyala, A.Díaz, I.Magdaleno, E.Rodríguez, M.../papers/2008SP108.pdftaee:congreso-2008-1106esSP108.pdfSP108D01.jpgSP108D02.jpgSP108D03.jpgSP108F01.jpgSP108G01.jpgSP108G02.jpgSP108G03.jpgSP108G04.jpgSP108W01.jpgSP108W02.jpgtaee:congreso-sesion-2008SP1bibliuned:SetPonenciasbibliuned:Setopenairebibliuned:SetPonenciasPóstersSet de ponenciasSet de openaireSet de ponenciashttp://creativecommons.org/licenses/by-nc-nd/4.0Licencia Creative CommonsAyalaAcceso abierto0.844183733131970-01-01T10:00:00Z4652009-10-02T14:30:46ZPropuesta para la elaboración de prácticas de codiseño de bajo costetaee:congreso-2006-1085En esta comunicación se presenta una plataforma electrónica que puede formar parte de un sistema integrado que facilite la enseñanza/aprendizaje de las FPGA y del diseño de sistemas electrónicos basados en ellas. Consiste en un hardware de bajo coste que posee un microcontrolador USB y una FPGA y que además se puede combinar con un computador personal en el que se ejecute un programa en Visual C o Basic. El microcontrolador USB implementa una interfaz USB-JTAG que conecta el software y el hardware. La plataforma posee un modo de funcionamiento en el que se reconfigura el hardware y un modo de funcionamiento en el que se establece un canal de comunicación para la transferencia de datos entre el hardware y el software0conferenceObject5112<a class="citation_author_name" title="Navegar por nombre de Autor de García, I." href="/fez/list/author/García, I./">García, I.</a>, <a class="citation_author_name" title="Navegar por nombre de Autor de Guerra, P." href="/fez/list/author/Guerra, P./">Guerra, P.</a>, <a class="citation_author_name" title="Navegar por nombre de Autor de Jiménez, G." href="/fez/list/author/Jiménez, G./">Jiménez, G.</a> y <a class="citation_author_name" title="Navegar por nombre de Autor de Senhadji, R." href="/fez/list/author/Senhadji, R./">Senhadji, R.</a>(<span class="citation_date">1970</span>) .<a class="citation_title" title="Click para ver : Propuesta para la elaboración de prácticas de codiseño de bajo coste" href="/fez/view/taee:congreso-2006-1085">Propuesta para la elaboración de prácticas de codiseño de bajo coste</a>. <b></b>.En: . ()RecordPonencia de CongresoPublishedCISCcodiseñoFPGAPCBprácticaprocesadorRISCUniversidad de Sevilla Universidad Politécnica de MadridGarcía, I.Guerra, P.Jiménez, G.Senhadji, R.../papers/2006S2G02.pdftaee:congreso-2006-1085esS2G02.pdfS2G02D01.jpgS2G02E01.jpgS2G02F01.jpgS2G02R01.jpgtaee:congreso-sesion-2006S2Gbibliuned:SetPonenciasbibliuned:Setopenairebibliuned:SetPonenciasDiseño Digital VSet de ponenciasSet de openaireSet de ponenciashttp://creativecommons.org/licenses/by-nc-nd/4.0Licencia Creative CommonsGarcíaAcceso abierto0.844183733131970-01-01T10:00:00Z7632009-10-02T14:30:46ZCodiseño hardware/software de controladores difusos mediante módulos de propiedad intelectualtaee:congreso-2004-1051El uso de técnicas de diseño basadas en módulos de propiedad intelectual (IP) constituye una alternativa válida para salvar la creciente distancia entre los recursos proporcionados por las actuales tecnologías de fabricación de circuitos integrados y la productividad alcanzada por los diseñadores de sistemas. Esta comunicación describe el desarrollo de un sistema de control basado en lógica difusa mediante una técnica de codiseño hardware/software que combina un procesador de propósito general disponible como módulo-IP y hardware específico para la síntesis del módulo de inferencia. La implementación física se ha llevado a cabo mediante una plataforma de desarrollo basada en FPGAs, lo que permite la realización de todo el sistema como un SoPC (System on Programmable Chip). Trabajo parcialmente financiado por los proyectos TIC2001-1726 (CICYT) y DGAECE-58/02 (Junta de Andalucía).0conferenceObject6922<a class="citation_author_name" title="Navegar por nombre de Autor de Barriga, A." href="/fez/list/author/Barriga, A./">Barriga, A.</a>, <a class="citation_author_name" title="Navegar por nombre de Autor de Barturone, I." href="/fez/list/author/Barturone, I./">Barturone, I.</a>, <a class="citation_author_name" title="Navegar por nombre de Autor de Brox, P." href="/fez/list/author/Brox, P./">Brox, P.</a>, <a class="citation_author_name" title="Navegar por nombre de Autor de Cabrera, A." href="/fez/list/author/Cabrera, A./">Cabrera, A.</a>, <a class="citation_author_name" title="Navegar por nombre de Autor de Moreno, F.J." href="/fez/list/author/Moreno, F.J./">Moreno, F.J.</a> y <a class="citation_author_name" title="Navegar por nombre de Autor de Sánchez-Solano, S." href="/fez/list/author/Sánchez-Solano, S./">Sánchez-Solano, S.</a>(<span class="citation_date">1970</span>) .<a class="citation_title" title="Click para ver : Codiseño hardware/software de controladores difusos mediante módulos de propiedad intelectual" href="/fez/view/taee:congreso-2004-1051">Codiseño hardware/software de controladores difusos mediante módulos de propiedad intelectual</a>. <b></b>.En: . ()RecordPonencia de CongresoPublishedcodiseñodiseñoFPGAlógica difusamódulo de propiedad intelectualSoPCentro Nacional de Microelectrónica IMB-CNM-CSIC ISPJAE.CubaBarriga, A.Barturone, I.Brox, P.Cabrera, A.Moreno, F.J.Sánchez-Solano, S.../papers/2004S2C02.pdftaee:congreso-2004-1051esS2C02.pdfS2C03D01.jpgS2C03D02.jpgS2C03D03.jpgS2C03D04.jpgS2C03F01.jpgS2C03F02.jpgS2C03W01.jpgS2C03W02.jpgtaee:congreso-sesion-2004S2Cbibliuned:SetPonenciasbibliuned:Setopenairebibliuned:SetPonenciasSet de ponenciasSet de openaireSet de ponenciashttp://creativecommons.org/licenses/by-nc-nd/4.0Licencia Creative CommonsBarrigaAcceso abierto0.816476233131970-01-01T00:00:00Z2532009-10-02T06:30:46Z2015-12-17T20:11:08ZLabomat3: un entorno completo para el aprendizaje de técnicas de codiseño utilizando una plataforma reconfigurable.taee:congreso-2000-1134En este trabajo se presenta una plataforma reconfigurable, Labomaú, para su uso con fines educativos. Su campo de aplicación abarca dominios tan importantes en el curriculum universitario como son: el diseño de circuitos digitales, la arquitectura de o0ponencia congreso5182<a class="citation_author_name" title="Navegar por nombre de Autor de Galeano, G." href="/fez/list/author/Galeano, G./">Galeano, G.</a>, <a class="citation_author_name" title="Navegar por nombre de Autor de Gómez, F.J." href="/fez/list/author/Gómez, F.J./">Gómez, F.J.</a>, <a class="citation_author_name" title="Navegar por nombre de Autor de Haenni, Jacques-Olivier" href="/fez/list/author/Haenni, Jacques-Olivier/">Haenni, Jacques-Olivier</a>, <a class="citation_author_name" title="Navegar por nombre de Autor de Restrepo, H.F." href="/fez/list/author/Restrepo, H.F./">Restrepo, H.F.</a>, <a class="citation_author_name" title="Navegar por nombre de Autor de Sánchez, E." href="/fez/list/author/Sánchez, E./">Sánchez, E.</a> y <a class="citation_author_name" title="Navegar por nombre de Autor de Teuscher, C." href="/fez/list/author/Teuscher, C./">Teuscher, C.</a>(<span class="citation_date">1970</span>) .<a class="citation_title" title="Click para ver : Labomat3: un entorno completo para el aprendizaje de técnicas de codiseño utilizando una plataforma reconfigurable." href="/fez/view/taee:congreso-2000-1134">Labomat3: un entorno completo para el aprendizaje de técnicas de codiseño utilizando una plataforma reconfigurable.</a>. <b></b>.En: . ()RecordPonencia de CongresoPublishedUniversidad Autónoma de MadridGaleano, G.Gómez, F.J.Haenni, Jacques-OlivierRestrepo, H.F.Sánchez, E.Teuscher, C.../papers/2000S2F01.pdftaee:congreso-2000-1134esS2F01.pdfS2F01G01.jpgtaee:congreso-sesion-2000S2Fbibliuned:SetPonenciasbibliuned:SetopenaireSet de ponenciasSet de openairehttp://creativecommons.org/licenses/by-nc-nd/4.0Licencia Creative CommonsGaleanoAcceso abierto0.709495433131970-01-01T10:00:00Z28352009-10-02T14:30:46ZEntorno de desarrollo sobre FPGA para aplicaciones domóticas basadas en tecnología x10taee:congreso-2008-1006Esta comunicación propone una arquitectura y un software básicos para la elaboración de un entorno de desarrollo que nos permita crear un controlador para la interfaz CM11A de la tecnología, orientada al mundo de la domótica, X10, sobre la tarjeta de desarrollo Spartan-3 de Xilinx. Con este controlador un usuario final será capaz de controlar y gestionar un conjunto de dispositivos repartidos por un espacio domotizado y que estén intercomunicados a través de una red de dicha tecnología. Se trata de un entorno de desarrollo, pues se han dispuesto los elementos necesarios (tanto hardware como software) que nos servirán como base para poder implementar futuras funcionalidades adicionales.0conferenceObject6262<a class="citation_author_name" title="Navegar por nombre de Autor de Barriga, A." href="/fez/list/author/Barriga, A./">Barriga, A.</a>, <a class="citation_author_name" title="Navegar por nombre de Autor de Cruz, M.D." href="/fez/list/author/Cruz, M.D./">Cruz, M.D.</a>, <a class="citation_author_name" title="Navegar por nombre de Autor de Fernández-Montes, A." href="/fez/list/author/Fernández-Montes, A./">Fernández-Montes, A.</a> y <a class="citation_author_name" title="Navegar por nombre de Autor de Ortega, J.A." href="/fez/list/author/Ortega, J.A./">Ortega, J.A.</a>(<span class="citation_date">1970</span>) .<a class="citation_title" title="Click para ver : Entorno de desarrollo sobre FPGA para aplicaciones domóticas basadas en tecnología x10" href="/fez/view/taee:congreso-2008-1006">Entorno de desarrollo sobre FPGA para aplicaciones domóticas basadas en tecnología x10</a>. <b></b>.En: . ()RecordPonencia de CongresoPublishedcodiseñoInterfaz cM11AModelo Vista-controladorX10Universidad de SevillaBarriga, A.Cruz, M.D.Fernández-Montes, A.Ortega, J.A.../papers/2008S1B02.pdftaee:congreso-2008-1006esS1B02.pdfS1B02D01.jpgS1B02D02.jpgS1B02D03.bmpS1B02F01.jpgS1B02G01.jpgS1B02T01.txttaee:congreso-sesion-2008S1Bbibliuned:SetPonenciasbibliuned:Setopenairebibliuned:SetPonenciasSistemas de ComunicacionesSet de ponenciasSet de openaireSet de ponenciashttp://creativecommons.org/licenses/by-nc-nd/4.0Licencia Creative CommonsBarrigaAcceso abierto0.533966333131970-01-01T10:00:00Z7882009-10-02T14:30:46ZMaterial de laboratorio para el diseño de un procesadortaee:congreso-2006-1084En esta comunicación se presenta una propuesta para la elaboración de prácticas de sistemas digitales basados en codiseño. A partir de un estudio de los distintos elementos presentes en sistemas de este tipo y teniendo como objetivo la utilización de recursos de bajo coste, se proponen distintas alternativas. Como ejemplo de aplicación se describe un pequeño coprocesador de imágenes, que ha sido utilizado por los autores para realizar sesiones de prácticas durante dos cursos consecutivos alcanzando resultados satisfactorios0conferenceObject7552<a class="citation_author_name" title="Navegar por nombre de Autor de Cuenca, C." href="/fez/list/author/Cuenca, C./">Cuenca, C.</a> y <a class="citation_author_name" title="Navegar por nombre de Autor de Quintana, F." href="/fez/list/author/Quintana, F./">Quintana, F.</a>(<span class="citation_date">1970</span>) .<a class="citation_title" title="Click para ver : Material de laboratorio para el diseño de un procesador" href="/fez/view/taee:congreso-2006-1084">Material de laboratorio para el diseño de un procesador</a>. <b></b>.En: . ()RecordPonencia de CongresoPublisheddiseñodocenciaestadosfinitosmaterialprácticaprocesadorUniversidad de Las Palmas de Gran CanariaCuenca, C.Quintana, F.../papers/2006S2G01.pdftaee:congreso-2006-1084esS2G01.pdfS2G01D01.jpgS2G01D02.jpgS2G01D03.jpgS2G01D04.jpgS2G01E01.jpgS2G01G01.jpgS2G01T01.txtS2G01W01.jpgtaee:congreso-sesion-2006S2Gbibliuned:SetPonenciasbibliuned:Setopenairebibliuned:SetPonenciasDiseño Digital VSet de ponenciasSet de openaireSet de ponenciashttp://creativecommons.org/licenses/by-nc-nd/4.0Licencia Creative CommonsCuencaAcceso abierto0.533966333131970-01-01T10:00:00Z4662009-10-02T14:30:46ZMaxhc11. Tarjeta de bajo coste para el diseño mixto hardware-softwaretaee:congreso-2004-1110Se presenta en este artículo una tarjeta basada en un microcontrolador de la familia Motorola y en dispositivos programables para el diseño de sistemas digitales. La tarjeta se ha adaptado perfectamente en la integración de robots móviles autónomos, en la automatización de sistemas y en general al desarrollo docente de las titulaciones de ingeniería de la Escuela Técnica Superior de Ingeniería ICAI de la Universidad Pontificia Comillas. Además, la disponibilidad de un software de desarrollo de alto nivel basado en software libre ha facilitado el uso de la tarjeta por parte de los alumnos sin incurrir en elevados gastos en licencias.0conferenceObject5232<a class="citation_author_name" title="Navegar por nombre de Autor de Alexandres, S." href="/fez/list/author/Alexandres, S./">Alexandres, S.</a>, <a class="citation_author_name" title="Navegar por nombre de Autor de Muñoz, J." href="/fez/list/author/Muñoz, J./">Muñoz, J.</a> y <a class="citation_author_name" title="Navegar por nombre de Autor de Pérez, P." href="/fez/list/author/Pérez, P./">Pérez, P.</a>(<span class="citation_date">1970</span>) .<a class="citation_title" title="Click para ver : Maxhc11. Tarjeta de bajo coste para el diseño mixto hardware-software" href="/fez/view/taee:congreso-2004-1110">Maxhc11. Tarjeta de bajo coste para el diseño mixto hardware-software</a>. <b></b>.En: . ()RecordPonencia de CongresoPublishedalto nivelautomatización de sistemascodiseñolenguajerobóticaUniversidad Pontificia de Comillas. ICAIAlexandres, S.Muñoz, J.Pérez, P.../papers/2004SD110.pdftaee:congreso-2004-1110esSD110.pdfSD110D01.jpgSD110E01.jpgSD110F01.jpgtaee:congreso-sesion-2004SD1bibliuned:SetPonenciasbibliuned:Setopenairebibliuned:SetPonenciasDemostradores D1Set de ponenciasSet de openaireSet de ponenciashttp://creativecommons.org/licenses/by-nc-nd/4.0Licencia Creative CommonsAlexandresAcceso abierto0.533966333131970-01-01T10:00:00Z9522009-10-02T14:30:46ZCurrículo en electrónica centrado en el aprendizaje basado en proyectostaee:congreso-2006-1058Este artículo presenta un currículo en Electrónica centrado en el Aprendizaje Basado en Proyectos (PBL). Este currículo consiste en 4 cursos teóricos y 4 laboratorios, donde los alumnos adquieren habilidades en 3 ejes: eje hardware vs. software, eje del ciclo de vida de un sistema (especificación, diseño, implementación y pruebas) y el eje de trabajo en grupo de alumnos vs grupo de I+D, y ha sido aplicado durante los últimos 5 años obteniendo una calificación media de los alumnos superior al 7,4 (en todos los cursos prácticos) y una valoración de los alumnos superior al 7,1.0conferenceObject8592<a class="citation_author_name" title="Navegar por nombre de Autor de Araujo, A." href="/fez/list/author/Araujo, A./">Araujo, A.</a>, <a class="citation_author_name" title="Navegar por nombre de Autor de Macías, J." href="/fez/list/author/Macías, J./">Macías, J.</a>, <a class="citation_author_name" title="Navegar por nombre de Autor de Montero, J." href="/fez/list/author/Montero, J./">Montero, J.</a>, <a class="citation_author_name" title="Navegar por nombre de Autor de Nieto-Taladriz, O." href="/fez/list/author/Nieto-Taladriz, O./">Nieto-Taladriz, O.</a> y <a class="citation_author_name" title="Navegar por nombre de Autor de San Segundo, R." href="/fez/list/author/San Segundo, R./">San Segundo, R.</a>(<span class="citation_date">1970</span>) .<a class="citation_title" title="Click para ver : Currículo en electrónica centrado en el aprendizaje basado en proyectos" href="/fez/view/taee:congreso-2006-1058">Currículo en electrónica centrado en el aprendizaje basado en proyectos</a>. <b></b>.En: . ()RecordPonencia de CongresoPublishedanálisisaprendizajecodiseñometodologíaPBLUniversidad Politécnica de MadridAraujo, A.Macías, J.Montero, J.Nieto-Taladriz, O.San Segundo, R.../papers/2006S2A01.pdftaee:congreso-2006-1058esS2A01.pdfS2A01D01.jpgS2A01D02.jpgS2A01F01.jpgS2A01G01.jpgS2A01G02.jpgS2A01G03.jpgS2A01G04.jpgtaee:congreso-sesion-2006S2Abibliuned:SetPonenciasbibliuned:Setopenairebibliuned:SetPonenciasEspacio Europeo de Educación Superior IIISet de ponenciasSet de openaireSet de ponenciashttp://creativecommons.org/licenses/by-nc-nd/4.0Licencia Creative CommonsAraujoAcceso abierto0.46333882997422293222992992