Search Results (Author:"SantiagoEmilioAchaAlegre")

Resultados de la Navegación (1739)

RSS para este conjunto de resultadosRSS para este conjunto de resultados

Página 1 de 35

Páginas:    1 2 3 4 5 6 7 8 9 10  siguiente › última »

Refinar

  Search Relevance Visitas Descargas
Problema propuesto 8.6 (Requiere Plataforma OrCAD 9.1 ó superior)  8.14 265 84
Circuito combinacional que detecta la igualdad de dos números de 2 bits cada uno.3 (Requiere Plataforma OrCAD 9.1 ó superior)  8.14 233 78
Circuito que permite el cambio de nivel a flanco de bajada activo de una señal. (Requiere Plataforma MicroCAP 9.0 ó superior)  8.14 244 68
Comportamiento de una puerta lógica NOR tres entradas (tabla de verdad). (soluc. alternativa) (Requiere Plataforma OrCAD 9.1 ó superior)  8.14 237 57
Estructura interna de una unidad aritmético-lógica. Operación aritmética disminuir uno. (Requiere Plataforma MicroCAP 9.0 ó superior)  8.14 307 78
Circuito biestable R-S activo al nivel bajo. (Requiere Plataforma OrCAD 9.1 ó superior)  8.14 302 65
Simplificación de una función de cuatro variables (método de Karnaugh). Funciones posibles f1 y f2. (Requiere Plataforma MicroCAP 9.0 ó superior)  8.14 335 77
Implementación de funciones lógicas. Detector de números binarios (4 dígitos) menores de 2 y mayores a 9 [8]. (Requiere Plataforma MicroCAP 9.0 ó superior)  8.14 329 71
Problema propuesto 5.7.4 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  8.14 197 69
Estructura interna del codificador sin prioridad. Codificador 8 a 3 activo con nivel bajo (I4 e I3). (Requiere Plataforma MicroCAP 9.0 ó superior)  8.14 241 60
Problema propuesto 5.4.8 (Requiere Plataforma MicroCAP 9.0 ó superior)  8.14 235 64
Problema propuesto 4.4.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  8.14 180 60
Circuito lógico de un comparador de 2 bits (soluc. alternativa 3) (Requiere Plataforma OrCAD 9.1 ó superior)  8.14 361 68
Problema propuesto 5.12 (Requiere Plataforma MicroCAP 9.0 ó superior)  8.14 179 62
Descripción funcional mediante VHDL de un sumador completo (Requiere Plataforma OrCAD 9.1 ó superior)  8.14 284 68
Problema propuesto 5.4.5 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  8.14 273 64
Problema propuesto 5.13.c3 (Requiere Plataforma MicroCAP 9.0 ó superior)  8.14 216 67
Problema propuesto 5.9.4 (Requiere Plataforma MicroCAP 9.0 ó superior)  8.14 201 72
Circuito biestable R-S activo al nivel bajo. (Requiere Plataforma MicroCAP 9.0 ó superior)  8.14 307 71
Implementación de funciones lógicas. Detector de números binarios (4 dígitos) menores de 2 y mayores a 9 [3]. (Requiere Plataforma MicroCAP 9.0 ó superior)  8.14 305 80
Problema propuesto 8.4 (Requiere Plataforma MicroCAP 9.0 ó superior)  8.14 280 81
Problema propuesto 5.6.2 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  8.14 191 60
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma OrCAD 9.1 ó superior)  8.14 354 61
Problema propuesto 5.7.2 (Requiere Plataforma OrCAD 9.1 ó superior)  8.14 199 64
Estructura interna de una unidad aritmético-lógica. Esquema del diagrama lógico. (Requiere Plataforma MicroCAP 9.0 ó superior)  8.14 333 77
Problema propuesto 4.19.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  8.14 201 62
Problema propuesto 5.10 (soluc. alternativa simplificada) (Requiere Plataforma MicroCAP 9.0 ó superior)  8.14 216 61
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma OrCAD 9.1 ó superior)  8.14 334 52
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  8.14 412 60
Problema propuesto 4.17 (Requiere Plataforma OrCAD 9.1 ó superior)  8.14 234 64
Estructura interna del codificador sin prioridad. Codificador 8 a 3 activo con nivel bajo (I1). (Requiere Plataforma MicroCAP 9.0 ó superior)  8.14 264 70
Implementación de funciones lógicas. Detector de números binarios (4 dígitos) menores de 2 y mayores a 9 [7]. (Requiere Plataforma MicroCAP 9.0 ó superior)  8.14 289 63
Problema propuesto 7.3.3 (Requiere Plataforma MicroCAP 9.0 ó superior)  8.14 212 61
Problema propuesto 4.6 (Requiere Plataforma OrCAD 9.1 ó superior)  8.14 206 76
Comportamiento de una puerta lógica NOT tres entradas (tabla de verdad). (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  8.14 219 64
Circuito generador/detector de paridad CI 74180 (2º caso) (Requiere Plataforma OrCAD 9.1 ó superior)  8.14 624 95
Problema propuesto 5.8 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  8.14 223 57
Problema propuesto 5.6.4 (Requiere Plataforma MicroCAP 9.0 ó superior)  8.14 214 66
Problema propuesto 4.8 (soluc. alternativa) (Requiere Plataforma OrCAD 9.1 ó superior)  8.14 242 72
Problema propuesto 4.6 (Requiere Plataforma OrCAD 9.1 ó superior)  8.14 194 72
Problema propuesto 5.4.14 (Requiere Plataforma MicroCAP 9.0 ó superior)  8.14 215 62
ADC bipolar de doble rampa simétrica de 8 bits (Requiere Plataforma OrCAD 9.1 ó superior)  8.14 508 97
DAC de simple rampa de 8 bits (Requiere Plataforma OrCAD 9.1 ó superior)  8.14 304 62
Problema propuesto 5.4.8 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  8.14 189 65
Problema propuesto 6.4.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  8.14 199 59
Implementación de funciones lógicas. Detector de números binarios (4 dígitos) menores de 2 y mayores a 9 [0]. (Requiere Plataforma MicroCAP 9.0 ó superior)  8.14 275 85
Circuito biestable D síncrono activo por flanco de subida. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  8.14 345 68
Estructura interna de una unidad aritmético-lógica. Operación aritmética A+A·B. (Requiere Plataforma MicroCAP 9.0 ó superior)  8.14 318 72
Implementación de funciones lógicas. Detector de números binarios (4 dígitos) menores de 2 y mayores a 9 [14]. (Requiere Plataforma MicroCAP 9.0 ó superior)  8.14 250 79
Problema propuesto 8.1.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  8.14 192 60

Página 1 de 35

Páginas:    1 2 3 4 5 6 7 8 9 10  siguiente › última »