Diseño e implementación del subsistema de memoria de un computador para la realización de prácticas de laboratorio.

Amaya, C., Cascado, D., Jiménez, G., Miró, L. y Rodríguez, M.A.(14/0) .Diseño e implementación del subsistema de memoria de un computador para la realización de prácticas de laboratorio.. .En: . ()

Ficheros (Some files may be inaccessible until you login with your e-spacio credentials)
Nombre Descripción Tipo MIME Size
S2B05.pdf /papers/2000S2B05.pdf application/pdf
S2B05D01.jpg S2B05D01.jpg image/jpeg
S2B05E01.jpg S2B05E01.jpg image/jpeg
S2B05F01.jpg S2B05F01.jpg image/jpeg

Titulo Diseño e implementación del subsistema de memoria de un computador para la realización de prácticas de laboratorio.
Autor(es) Amaya, C.
Cascado, D.
Jiménez, G.
Miró, L.
Rodríguez, M.A.
Materia(s) diseño
implementación
práctica
sistema de memoria
Resumen Este trabajo describe una práctica de laboratorio con la que se pretende ilustrar el diseño del subsistema de memoria de un computador. Se utiliza memoria dinámica lo que implica una mayor complejidad. El sistema con el que se realiza esta práctica se basa en dar parcialmente resuelto el circuito, dejando en manos de los alumnos la parte de la unidad de control DRAM que permite una implementación más variada.
Editor(es) Universidad de Sevilla
Fecha 14/09/2
Formato application/pdf
Identificador ../papers/2000S2B05.pdf
taee:congreso-2000-1050
Idioma es
Versión de la publicación publishedVersion
Nivel de acceso y licencia info:eu-repo/semantics/openAccess
http://creativecommons.org/licenses/by-nc-nd/4.0
Tipo de recurso conferenceObject
Tipo de acceso Acceso abierto

Tipo de documento: Ponencia de Congreso
Collections: Set de openaire
Set de ponencias
Congreso TAEE año 2000
 
Versiones
Versión Tipo de filtro
Contador de citas: Google Scholar Search Google Scholar
Estadísticas de acceso: 175 Visitas, 160 Descargas  -  Estadísticas en detalle
Creado: Fri, 02 Oct 2009, 05:30:46 CET