Diseño de circuitos integrados digitales a nivel transistor: Un entorno con Dis_Cmos

Bataller, M., Espí, J., Guerrero, J., Magdalena, J.R. y Rosado, A.(19/0) .Diseño de circuitos integrados digitales a nivel transistor: Un entorno con Dis_Cmos. .En: . ()

Ficheros (Some files may be inaccessible until you login with your e-spacio credentials)
Nombre Descripción Tipo MIME Size
S1G07.pdf /papers/1996S1G07.pdf application/pdf
S1G07E01.jpg S1G07E01.jpg image/jpeg
S1G07T01.jpg S1G07T01.jpg image/jpeg
S1G07W01.jpg S1G07W01.jpg image/jpeg

Titulo Diseño de circuitos integrados digitales a nivel transistor: Un entorno con Dis_Cmos
Autor(es) Bataller, M.
Espí, J.
Guerrero, J.
Magdalena, J.R.
Rosado, A.
Materia(s) aprendizaje
CMOS
diseño
herramienta
integrado
transistor
Resumen En este trabajo se describe el entorno DIS_CMOS, herramienta informática que está siendo desarrollada y cuya finalidad es la de servir al alumno como complemento y ayuda en el aprendizaje de los conceptos relacionados con el diseño de circuitos integrados digitales a nivel transistor.
Editor(es) Universidad de Valencia
Fecha 19/09/1996
Formato application/pdf
Identificador ../papers/1996S1G07.pdf
taee:congreso-1996-1059
Idioma es
Versión de la publicación publishedVersion
Nivel de acceso y licencia info:eu-repo/semantics/openAccess
http://creativecommons.org/licenses/by-nc-nd/4.0
Tipo de recurso conferenceObject
Tipo de acceso Acceso abierto

Tipo de documento: Ponencia de Congreso
Collections: Set de openaire
Set de ponencias
Congreso TAEE año 1996
Software Educativo III
 
Versiones
Versión Tipo de filtro
Contador de citas: Google Scholar Search Google Scholar
Estadísticas de acceso: 163 Visitas, 476 Descargas  -  Estadísticas en detalle
Creado: Fri, 02 Oct 2009, 05:30:46 CET