Los chips TTL y CMOS tradicionales (SLI, MSI) que se emplean en la docencia de asignaturas de diseño digital están desapareciendo tanto del mercado como de las aplicaciones. La docencia de asignaturas con contenidos de sistemas digitales debería tener como referencia el lenguaje VHDL. El lenguaje VHDL es un lenguaje estandar en el diseño de circuitos digitales. Un elemento de complejidad asociado a este lenguaje es la finalidad para la que se utiliza: para simulación, descripción y síntesis de sistemas digitales. Un curso de VHDL puede ser enfocado hacia diferentes alumnos (de electrónica, informática, de arquitectura de computadores, sistemas digitales). En cada caso el énfasis de las explicaciones recaerá sobre elementos diferentes del lenguaje. El acceso a Internet nos proporciona diferentes entornos de compilación, simulación y síntesis que trabajan con VHDL. La presente ponencia muestra tres entornos de compilación de VHDL que abarcan diferentes puntos de vista relacionados con el lenguaje.