Diseño de placas de prototipado con FPGAs virtex y aplicación para laboratorios docentes
Carreras, C., Leyva, G., Nieto, O. y Rizo, F.(15/0) .Diseño de placas de prototipado con FPGAs virtex y aplicación para laboratorios docentes. .En: . ()
Ficheros
(Some files may be inaccessible until you login with your e-spacio credentials)
En este documento presentamos una propuesta para el desarrollo de placas entrenadoras de bajo coste y de fácil uso para el prototipado rápido de circuitos digitales basadas en las familias de FPGAs Xilinx VIRTEX y VIRTEX-E con una capacidad máxima de 400K puertas. La configuración de las placas se realiza en modo serie a través del puerto de comunicaciones RS-232 en sistemas operativos Windows o Linux y también a través de puerto JTAG. Las placas tienen previsto puertos de encadenamiento serie durante la descarga del archivo de configuración para diseños cuya magnitud impliquen el uso de más de una FPGA. Los costos de las placas entrenadoras que se presentan son en promedio 50% del costo de las placas comerciales similares. Con esta propuesta se ha puesto en funcionamiento un laboratorio con 30 placas de bajo coste y sin necesidad del cable de configuración del fabricante.
Editor(es)
Universidad Autónoma de Aguascalientes. Méjico Universidad Politécnica de Madrid