Search Results (isMemberOf:"oaingeec:ing-elec-col-curso2", Keywords:"Electrónica")

Resultados de la Navegación (1491)

RSS para este conjunto de resultadosRSS para este conjunto de resultados

Página 2 de 30

Páginas:    «primera ‹anterior  1 2 3 4 5 6 7 8 9 10 11  siguiente › última »

Refinar

  Search Relevance Visitas Descargas
Implementación de funciones lógicas. Detector de números binarios (4 dígitos) menores de 2 y mayores a 9 [3]. (Requiere Plataforma MicroCAP 9.0 ó superior)  2.81 305 80
Problema propuesto 8.4 (Requiere Plataforma MicroCAP 9.0 ó superior)  2.81 280 81
Circuito biestable J-K síncrono activo por flanco de bajada. (Requiere Plataforma OrCAD 9.1 ó superior)  2.81 311 79
Problema propuesto 5.6.2 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  2.81 191 60
Problema propuesto 5.5.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  2.81 199 54
Interfaz TTL a CMOS mediante resistencia elevadora pull-up (Requiere Plataforma MicroCAP 9.0 ó superior)  2.81 287 49
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma OrCAD 9.1 ó superior)  2.81 354 61
Problema propuesto 5.7.2 (Requiere Plataforma OrCAD 9.1 ó superior)  2.81 199 64
Estructura interna de una unidad aritmético-lógica. Esquema del diagrama lógico. (Requiere Plataforma MicroCAP 9.0 ó superior)  2.81 333 77
Fuentes dependientes. Fuente triangular dependiente de tensión (VCO Triangular). (Requiere Plataforma Electronics Workbench 5.1 ó superior)  2.81 247 78
Problema propuesto 4.19.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  2.81 201 62
Problema propuesto 6.6 (Requiere Plataforma OrCAD 9.1 ó superior)  2.81 188 73
Problema propuesto 5.10 (soluc. alternativa simplificada) (Requiere Plataforma MicroCAP 9.0 ó superior)  2.81 216 61
Ejercicio combinacional 28  2.81 334 351
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma OrCAD 9.1 ó superior)  2.81 334 52
Estructura interna de una unidad aritmético-lógica (Requiere Plataforma MicroCAP 9.0 ó superior)  2.81 808 155
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  2.81 412 60
Problema propuesto 4.17 (Requiere Plataforma OrCAD 9.1 ó superior)  2.81 234 64
Estructura interna del codificador sin prioridad. Codificador 8 a 3 activo con nivel bajo (I1). (Requiere Plataforma MicroCAP 9.0 ó superior)  2.81 264 70
Circuito biestable T síncrono activo por flanco de bajada. (Requiere Plataforma MicroCAP 9.0 ó superior)  2.81 321 90
Implementación de funciones lógicas. Detector de números binarios (4 dígitos) menores de 2 y mayores a 9 [7]. (Requiere Plataforma MicroCAP 9.0 ó superior)  2.81 289 63
Puerta AND  2.81 312 204
Problema propuesto 7.3.3 (Requiere Plataforma MicroCAP 9.0 ó superior)  2.81 212 61
Problema propuesto 4.6 (Requiere Plataforma OrCAD 9.1 ó superior)  2.81 206 76
Comportamiento de una puerta lógica NOT tres entradas (tabla de verdad). (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  2.81 219 64
Circuito generador/detector de paridad CI 74180 (2º caso) (Requiere Plataforma OrCAD 9.1 ó superior)  2.81 624 95
ejercicio combinacional 2  2.81 312 269
Problema propuesto 5.6.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  2.81 222 74
Circuito lógico de un generador de paridad de 8 bits (segunda configuración) (Requiere Plataforma OrCAD 9.1 ó superior)  2.81 965 143
Problema propuesto 5.8 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  2.81 223 57
Problema propuesto 5.6.4 (Requiere Plataforma MicroCAP 9.0 ó superior)  2.81 214 66
Problema propuesto 4.8 (soluc. alternativa) (Requiere Plataforma OrCAD 9.1 ó superior)  2.81 242 72
Comparador con histéresis básico (Requiere Plataforma OrCAD 9.1 ó superior)  2.81 736 119
Estructura de un biestable RS-NAND con sincronismo por nivel (Requiere Plataforma MicroCAP 9.0 ó superior)  2.81 590 161
Problema propuesto 4.6 (Requiere Plataforma OrCAD 9.1 ó superior)  2.81 194 72
Complementador a dos (VHDL parte 3). (Requiere Plataforma OrCAD 9.1 ó superior)  2.81 247 56
Problema propuesto 5.4.14 (Requiere Plataforma MicroCAP 9.0 ó superior)  2.81 215 62
Problema propuesto 5.7.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  2.81 194 61
ADC bipolar de doble rampa simétrica de 8 bits (Requiere Plataforma OrCAD 9.1 ó superior)  2.81 508 97
DAC de simple rampa de 8 bits (Requiere Plataforma OrCAD 9.1 ó superior)  2.81 304 62
Circuito que permite elegir el nivel activo de una señal. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  2.81 279 60
Estructura interna del codificador sin prioridad (Requiere Plataforma MicroCAP 9.0 ó superior)  2.81 693 130
Problema propuesto 5.4.8 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  2.81 189 65
Problema propuesto 6.4.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  2.81 199 59
Implementación de funciones lógicas. Detector de números binarios (4 dígitos) menores de 2 y mayores a 9 [0]. (Requiere Plataforma MicroCAP 9.0 ó superior)  2.81 275 85
Circuito biestable D síncrono activo por flanco de subida. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  2.81 345 68
C.I. 555 como astable (Requiere Plataforma MicroCAP 9.0 ó superior)  2.81 536 131
Comportamiento de una puerta lógica OR tres entradas (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  2.81 240 46
Estructura interna de una unidad aritmético-lógica. Operación aritmética A+A·B. (Requiere Plataforma MicroCAP 9.0 ó superior)  2.81 318 72
Implementación de funciones lógicas. Detector de números binarios (4 dígitos) menores de 2 y mayores a 9 [14]. (Requiere Plataforma MicroCAP 9.0 ó superior)  2.81 250 79

Página 2 de 30

Páginas:    «primera ‹anterior  1 2 3 4 5 6 7 8 9 10 11  siguiente › última »