Search Results (isMemberOf:"bibliuned:SetDigitalObject", Date:" [2006\-01\-01T00\:00\:00Z TO 2006\-12\-31T00\:00\:00Z] ")

Resultados de la Navegación (1406)

RSS para este conjunto de resultadosRSS para este conjunto de resultados

Página 17 de 29

Páginas:    «primera ‹anterior  7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26  siguiente › última »

  Search Relevance Visitas Descargas
Comparador con histéresis básico (Requiere Plataforma MicroCAP 9.0 ó superior)  1.47 553 83
Regulador PID (Requiere Plataforma OrCAD 9.1 ó superior)  1.47 528 107
Comparador con histéresis asimétrico (Requiere Plataforma OrCAD 9.1 ó superior)  1.47 798 131
Monoestable redisparable. (Requiere Plataforma MicroSim 6.2 ó superior)  1.47 399 95
Configuración alternativa para el oscilador de cambio de fase. (Requiere Plataforma MicroSim 6.2 ó superior)  1.47 425 84
Tablas de resultados a rellenar correspondientes a la práctica 7 (Requiere Plataforma Adobe Reader 5.0 ó superior)  1.47 544 140
El AO en lazo abierto (Requiere Plataforma OrCAD 9.1 ó superior)  1.47 436 86
Modificaciones sobre el multivibrador astable. (Requiere Plataforma MicroSim 6.2 ó superior)  1.47 427 111
Multivibrador astable. (Requiere Plataforma MicroSim 6.2 ó superior)  1.47 617 125
Monoestable redisparable basado en el C.I. 555. (Requiere Plataforma MicroSim 6.2 ó superior)  1.47 1269 174
Tablas de resultados a rellenar correspondientes a la práctica 6 (Requiere Plataforma Microsoft Word 97 ó superior)  1.47 614 167
Comportamiento de una puerta lógica NOT tres entradas (tabla de verdad). (Requiere Plataforma MicroCAP 9.0 ó superior)  1.47 264 47
Circuito combinacional que detecta la igualdad de dos números de 2 bits cada uno.1 (Requiere Plataforma OrCAD 9.1 ó superior)  1.47 201 73
Monoestable construido a partir del circuito integrado 555. (Requiere Plataforma OrCAD 9.1 ó superior)  1.47 402 71
Circuito biestable R-S activo al nivel bajo. (Requiere Plataforma MicroCAP 9.0 ó superior)  1.47 309 71
Problema propuesto 7.7.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  1.47 194 63
Problema propuesto 7.1.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  1.47 267 67
Problema propuesto 5.4.10 (Requiere Plataforma MicroCAP 9.0 ó superior)  1.47 171 58
Problema propuesto 5.15.1 (Requiere Plataforma OrCAD 9.1 ó superior)  1.47 211 67
Problema propuesto 5.9.4 (Requiere Plataforma MicroCAP 9.0 ó superior)  1.47 202 72
Descripción funcional mediante VHDL de un sumador completo (Requiere Plataforma OrCAD 9.1 ó superior)  1.47 285 68
Problema propuesto 5.12 (Requiere Plataforma MicroCAP 9.0 ó superior)  1.47 180 62
Problema propuesto 5.10 (soluc. alternativa simplificada) (Requiere Plataforma MicroCAP 9.0 ó superior)  1.47 205 63
Comportamiento de una puerta lógica XOR (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  1.47 325 44
Problema propuesto 4.4.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  1.47 181 60
Problema propuesto 4.7 (Requiere Plataforma OrCAD 9.1 ó superior)  1.47 204 61
Circuito biestable R-S síncrono activo por nivel..2 (Requiere Plataforma OrCAD 9.1 ó superior)  1.47 365 70
Problema propuesto 4.3 (Requiere Plataforma OrCAD 9.1 ó superior)  1.47 228 61
Asociación de sumadores con acarreo anticipado (Requiere Plataforma MicroCAP 9.0 ó superior)  1.47 596 153
Problema propuesto 4.16.2 (Requiere Plataforma OrCAD 9.1 ó superior)  1.47 228 78
Problema propuesto 5.6.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  1.47 202 56
Circuito generador/detector de paridad CI 74180 (Requiere Plataforma OrCAD 9.1 ó superior)  1.47 936 145
Estructura interna de una unidad aritmético-lógica. Operación aritmética A+A·B. (Requiere Plataforma MicroCAP 9.0 ó superior)  1.47 319 72
Comportamiento de una puerta lógica OR tres entradas (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  1.47 242 46
Problema propuesto 6.4.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  1.47 200 59
Problema propuesto 5.4.8 (Requiere Plataforma MicroCAP 9.0 ó superior)  1.47 236 64
Problema propuesto 5.9.1 (soluc. alternativa simplificada) (Requiere Plataforma MicroCAP 9.0 ó superior)  1.47 202 62
Problema propuesto 5.7.4 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  1.47 198 69
Problema propuesto 5.4.11 (Requiere Plataforma OrCAD 9.1 ó superior)  1.47 193 52
Estructura interna del codificador sin prioridad. Codificador 8 a 3 activo con nivel alto (I5). (Requiere Plataforma MicroCAP 9.0 ó superior)  1.47 411 85
Problema propuesto 5.11 (Requiere Plataforma OrCAD 9.1 ó superior)  1.47 218 65
Comportamiento de una puerta lógica XNOR (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  1.47 300 54
Sistema con puertas triestado (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  1.47 215 58
Estructura interna de una unidad aritmético-lógica. Operación aritmética disminuir uno. (Requiere Plataforma MicroCAP 9.0 ó superior)  1.47 309 78
Tablas de resultados a rellenar correspondientes a la práctica 6 (Requiere Plataforma Adobe Reader 5.0 ó superior)  1.47 581 132
Circuito que permite el cambio de nivel a flanco de bajada activo de una señal. (Requiere Plataforma MicroCAP 9.0 ó superior)  1.47 245 68
Circuito que permite elegir el nivel activo de una señal. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  1.47 281 60
DAC de simple rampa de 8 bits (Requiere Plataforma OrCAD 9.1 ó superior)  1.47 305 62
ADC bipolar de doble rampa simétrica de 8 bits (Requiere Plataforma OrCAD 9.1 ó superior)  1.47 509 97
Problema propuesto 5.4.14 (Requiere Plataforma MicroCAP 9.0 ó superior)  1.47 216 62

Página 17 de 29

Páginas:    «primera ‹anterior  7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26  siguiente › última »