Search Results (Author:"SantiagoEmilioAchaAlegre", isMemberOf:"oaingeec:ing-elec-col-f065d762b0e0c")

Resultados de la Navegación (1739)

RSS para este conjunto de resultadosRSS para este conjunto de resultados

Página 18 de 35

Páginas:    «primera ‹anterior  8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27  siguiente › última »

Refinar

  Search Relevance Visitas Descargas
Sistema con puertas triestado (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.50 215 58
Circuito biestable R-S activo al nivel bajo. (Requiere Plataforma OrCAD 9.1 ó superior)  7.50 303 65
Estructura interna de una unidad aritmético-lógica. Operación aritmética disminuir uno. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.50 309 78
Circuito que permite el cambio de nivel a flanco de bajada activo de una señal. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.50 245 68
Circuito que permite elegir el nivel activo de una señal. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  7.50 281 60
DAC de simple rampa de 8 bits (Requiere Plataforma OrCAD 9.1 ó superior)  7.50 305 62
ADC bipolar de doble rampa simétrica de 8 bits (Requiere Plataforma OrCAD 9.1 ó superior)  7.50 509 97
Problema propuesto 5.4.14 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.50 216 62
Problema propuesto 8.6 (Requiere Plataforma OrCAD 9.1 ó superior)  7.50 266 84
Fuentes dependientes. Fuente dependiente no lineal. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  7.50 379 68
Comportamiento de una puerta lógica XNOR (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  7.50 348 45
Problema propuesto 4.8 (Requiere Plataforma OrCAD 9.1 ó superior)  7.50 223 64
Comportamiento de una puerta lógica NOR tres entradas (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  7.50 272 52
Problema propuesto 5.4.10 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.50 196 61
Problema propuesto 4.2 (Requiere Plataforma OrCAD 9.1 ó superior)  7.50 216 76
Problema propuesto 4.6 (Requiere Plataforma OrCAD 9.1 ó superior)  7.50 195 72
Problema propuesto 4.8 (soluc. alternativa) (Requiere Plataforma OrCAD 9.1 ó superior)  7.50 243 72
Problema propuesto 5.6.4 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.50 216 66
Problema propuesto 5.8 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.50 224 57
Circuito generador/detector de paridad CI 74180 (2º caso) (Requiere Plataforma OrCAD 9.1 ó superior)  7.50 625 95
Comportamiento de una puerta NAND TTL con entradas a nivel bajo sin carga. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.50 247 57
Comportamiento de una puerta lógica NOT tres entradas (tabla de verdad). (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.50 220 64
Problema propuesto 4.6 (Requiere Plataforma OrCAD 9.1 ó superior)  7.50 208 76
Problema propuesto 7.3.3 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.50 213 61
Circuito biestable T síncrono activo por flanco de bajada. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.50 323 90
Estructura interna del codificador sin prioridad. Codificador 8 a 3 activo con nivel bajo (I1). (Requiere Plataforma MicroCAP 9.0 ó superior)  7.50 265 70
Problema propuesto 2.2.3 (Requiere Plataforma OrCAD 9.1 ó superior)  7.50 361 88
Problema propuesto 4.17 (Requiere Plataforma OrCAD 9.1 ó superior)  7.50 235 64
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  7.50 413 60
Problema propuesto 5.10 (soluc. alternativa simplificada) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.50 217 61
Problema propuesto 6.6 (Requiere Plataforma OrCAD 9.1 ó superior)  7.50 190 73
Problema propuesto 4.19.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.50 202 62
Estructura interna de una unidad aritmético-lógica. Esquema del diagrama lógico. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.50 334 77
Problema propuesto 5.7.2 (Requiere Plataforma OrCAD 9.1 ó superior)  7.50 200 64
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma OrCAD 9.1 ó superior)  7.50 355 61
Problema propuesto 5.5.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.50 201 54
Problema propuesto 5.6.2 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.50 192 60
Circuito biestable J-K síncrono activo por flanco de bajada. (Requiere Plataforma OrCAD 9.1 ó superior)  7.50 312 80
Problema propuesto 8.4 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.50 281 81
Definición de un demultiplexor (caso 2) (Requiere Plataforma OrCAD 9.1 ó superior)  7.50 272 53
Circuito lógico del multiplexor (Requiere Plataforma OrCAD 9.1 ó superior)  7.50 361 66
Circuito que controla el paso de piezas de una cinta a otra..2 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.50 299 53
Interfaz CMOS a TTL mediante puerta en drenador abierto y pull-up (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.50 293 58
Circuito combinacional que detecta la igualdad de dos números de 2 bits cada uno (Requiere Plataforma OrCAD 9.1 ó superior)  7.50 208 83
Características de los CI 2N2222 y 1N4148. (Requiere Plataforma OrCAD 9.1 ó superior)  7.50 680 87
Circuito que controla el paso de piezas de una cinta a otra. (soluc. alternativa) (Requiere Plataforma OrCAD 9.1 ó superior)  7.50 302 54
Monoestable disparado por nivel construido a partir de un inversor lógico. (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.50 317 68
Problema propuesto 2.2 (Requiere Plataforma OrCAD 9.1 ó superior)  7.50 279 75
Diseño de sistemas secuenciales. Registro de desplazamiento de 4 bits con entrada serie y salida paralelo. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.50 685 122
Circuito lógico de 4 entradas en código BCD natural detector de codificaciones de entrada índice 2 ó 3..7 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.50 335 71

Página 18 de 35

Páginas:    «primera ‹anterior  8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27  siguiente › última »