Search Results (Author:"SantiagoEmilioAchaAlegre", isMemberOf:"bibliuned:SetDigitalObject", Keywords:"Electrónica")

Resultados de la Navegación (1738)

RSS para este conjunto de resultadosRSS para este conjunto de resultados

Página 5 de 35

Páginas:    «primera ‹anterior  1 2 3 4 5 6 7 8 9 10 11 12 13 14  siguiente › última »

Refinar

  Search Relevance Visitas Descargas
Problema propuesto 5.18 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.40 222 67
Comportamiento de una puerta lógica XOR (tabla de verdad). (soluc. alternativa) (Requiere Plataforma OrCAD 9.1 ó superior)  7.40 411 50
Circuito sumador-restador de 4 bits en complemento a dos con detector de desbordamiento Ov (Requiere Plataforma OrCAD 9.1 ó superior)  7.40 2197 441
Interfaz HC a CMOS mediante puerta en drenador abierto y pull-up (Requiere Plataforma OrCAD 9.1 ó superior)  7.40 237 67
Simplificación de una función de cuatro variables (circuito lógico) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.40 280 64
Estructura interna del codificador sin prioridad. Codificador 8 a 3 activo con nivel bajo. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.40 250 62
Circuito biestable J-K síncrono activo por flanco de bajada. (Requiere Plataforma OrCAD 9.1 ó superior)  7.40 308 64
ADC instantáneo de 3 bits (Requiere Plataforma OrCAD 9.1 ó superior)  7.40 451 81
Puertas inversoras de distintas subfamilias (soluc. alternativa 2) (Requiere Plataforma OrCAD 9.1 ó superior)  7.40 205 47
Estructura interna del codificador sin prioridad. Codificador 8 a 3 activo con nivel alto (I1). (Requiere Plataforma MicroCAP 9.0 ó superior)  7.40 332 66
Circuito combinacional que detecta la igualdad de dos números de dos bits cada uno. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  7.40 277 71
Interfaz HC a CMOS mediante puerta en drenador abierto y pull-up (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.40 234 48
Problema propuesto 5.5.2 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.40 243 69
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma OrCAD 9.1 ó superior)  7.40 451 73
Estructura interna del codificador sin prioridad. Codificador 8 a 3 activo con nivel alto . (Requiere Plataforma MicroCAP 9.0 ó superior)  7.40 259 70
Problema propuesto 5.4.3 (soluc. alternativa simplificada) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.40 197 60
Circuito biestable D síncrono activo por flanco de subida. (Requiere Plataforma OrCAD 9.1 ó superior)  7.40 301 57
Problema propuesto 5.4.7 (Requiere Plataforma OrCAD 9.1 ó superior)  7.40 218 46
Problema propuesto 5.3.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.40 185 61
Estructura interna del decodificador. Demultiplexor de 8 salidas y evolución de las mismas. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.40 588 76
Estructura interna de una unidad aritmético-lógica. Uno lógico. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.40 320 94
Comportamiento de una puerta lógica NOT tres entradas (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  7.40 282 59
Problema propuesto 7.7 (Requiere Plataforma OrCAD 9.1 ó superior)  7.40 243 81
Problema propuesto 7.3 (Requiere Plataforma OrCAD 9.1 ó superior)  7.40 233 63
Sumador paralelo con acarreo mixto. (Requiere Plataforma OrCAD 9.1 ó superior)  7.40 306 86
Estructura interna de una unidad aritmético-lógica. Operación A+A. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.40 267 62
Problema propuesto 4.7.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.40 206 68
Circuito lógico de un generador de paridad (Requiere Plataforma OrCAD 9.1 ó superior)  7.40 292 69
ADC por aproximaciones sucesivas. (Requiere Plataforma OrCAD 9.1 ó superior)  7.40 703 91
Estructura interna del decodificador. Tabla de verdad de un decodificador 2 a 4 sin habilitación [2]. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.40 360 75
Problema propuesto 4.18.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.40 199 72
Estructura interna del decodificador. Decodificador 2 a 4 deshabilitado. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.40 310 81
DAC de 8 bits de resistencias ponderadas1 (Requiere Plataforma OrCAD 9.1 ó superior)  7.40 245 66
Problema propuesto 7.3.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.40 228 56
Multivibrador astable integrado basado en el circuito integrado 555. (Requiere Plataforma OrCAD 9.1 ó superior)  7.40 761 110
Verificación de la propiedad distributiva en una puerta de 3 entradas (Requiere Plataforma OrCAD 9.1 ó superior)  7.40 946 157
Problema propuesto 8.3.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.40 268 68
Problema propuesto 5.11 (soluc. alternativa simplificada) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.40 220 76
Estructura interna de una unidad aritmético-lógica. Operación A-1. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.40 251 70
Problema propuesto 4.17 (Requiere Plataforma OrCAD 9.1 ó superior)  7.40 204 67
Circuito que permite el cambio de nivel a ambos flancos activos de una señal. (Requiere Plataforma OrCAD 9.1 ó superior)  7.40 210 50
Problema propuesto 5.9.3 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.40 195 57
Implementación de funciones lógicas. Detector de números binarios (4 dígitos) menores de 2 y mayores a 9 [15]. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.40 233 70
Problema propuesto 5.3 (Requiere Plataforma OrCAD 9.1 ó superior)  7.40 222 59
Problema propuesto 5.11 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.40 226 60
Circuito biestable J-K síncrono activo por flanco de bajada..2 (Requiere Plataforma OrCAD 9.1 ó superior)  7.40 362 64
ADC instantáneo de 3 bits.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.40 738 93
Fuentes dependientes. Fuente de corriente dependiente de tensión (I/V). (Requiere Plataforma Electronics Workbench 5.1 ó superior)  7.40 283 65
Red en escalera R-2R (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.40 396 99
Problema propuesto 5.9.3 (Requiere Plataforma OrCAD 9.1 ó superior)  7.40 201 56

Página 5 de 35

Páginas:    «primera ‹anterior  1 2 3 4 5 6 7 8 9 10 11 12 13 14  siguiente › última »