Search Results (Author:"SantiagoEmilioAchaAlegre", Date:" [2006\-01\-01T00\:00\:00Z TO 2006\-12\-31T00\:00\:00Z] ", isMemberOf:"oaingeec:ing-elec-col-f065d762b0e0c")

Resultados de la Navegación (1406)

RSS para este conjunto de resultadosRSS para este conjunto de resultados

Página 6 de 29

Páginas:    «primera ‹anterior  1 2 3 4 5 6 7 8 9 10 11 12 13 14 15  siguiente › última »

Refinar

  Search Relevance Visitas Descargas
Estructura interna del codificador sin prioridad. Codificador 8 a 3 activo con nivel bajo. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.83 250 62
Circuito biestable J-K síncrono activo por flanco de bajada. (Requiere Plataforma OrCAD 9.1 ó superior)  7.83 308 64
ADC instantáneo de 3 bits (Requiere Plataforma OrCAD 9.1 ó superior)  7.83 451 81
DAC de simple rampa de 8 bits (Requiere Plataforma OrCAD 9.1 ó superior)  7.83 213 60
Puertas inversoras de distintas subfamilias (soluc. alternativa 2) (Requiere Plataforma OrCAD 9.1 ó superior)  7.83 205 47
Estructura interna del codificador sin prioridad. Codificador 8 a 3 activo con nivel alto (I1). (Requiere Plataforma MicroCAP 9.0 ó superior)  7.83 332 66
Circuito combinacional que detecta la igualdad de dos números de dos bits cada uno. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  7.83 277 71
Interfaz HC a CMOS mediante puerta en drenador abierto y pull-up (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.83 234 48
Problema propuesto 5.5.2 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.83 243 69
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma OrCAD 9.1 ó superior)  7.83 451 73
Estructura interna del codificador sin prioridad. Codificador 8 a 3 activo con nivel alto . (Requiere Plataforma MicroCAP 9.0 ó superior)  7.83 259 70
Problema propuesto 5.4.3 (soluc. alternativa simplificada) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.83 197 60
Circuito biestable D síncrono activo por flanco de subida. (Requiere Plataforma OrCAD 9.1 ó superior)  7.83 301 57
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.83 296 50
Problema propuesto 5.4.7 (Requiere Plataforma OrCAD 9.1 ó superior)  7.83 218 46
Problema propuesto 5.3.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.83 185 61
Interfaz TTL a CMOS mediante resistencia elevadora pull-up (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.83 280 52
Estructura interna del decodificador. Demultiplexor de 8 salidas y evolución de las mismas. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.83 588 76
Estructura interna de una unidad aritmético-lógica. Uno lógico. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.83 320 94
Comportamiento de una puerta lógica NOT tres entradas (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  7.83 282 59
Circuito biestable R-S activo al nivel alto. (Requiere Plataforma OrCAD 9.1 ó superior)  7.83 344 58
Problema propuesto 7.7 (Requiere Plataforma OrCAD 9.1 ó superior)  7.83 243 81
Problema propuesto 7.3 (Requiere Plataforma OrCAD 9.1 ó superior)  7.83 233 63
Sumador paralelo con acarreo mixto. (Requiere Plataforma OrCAD 9.1 ó superior)  7.83 306 86
Problema propuesto 4.15 (Requiere Plataforma OrCAD 9.1 ó superior)  7.83 225 66
Estructura interna de una unidad aritmético-lógica. Operación A+A. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.83 267 62
Problema propuesto 4.7.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.83 206 68
Circuito lógico de un generador de paridad (Requiere Plataforma OrCAD 9.1 ó superior)  7.83 292 69
ADC por aproximaciones sucesivas. (Requiere Plataforma OrCAD 9.1 ó superior)  7.83 703 91
Estructura interna del decodificador. Tabla de verdad de un decodificador 2 a 4 sin habilitación [2]. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.83 360 75
Problema propuesto 4.18.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.83 199 72
Estructura interna del decodificador. Decodificador 2 a 4 deshabilitado. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.83 310 81
Problema propuesto 7.10 (Requiere Plataforma OrCAD 9.1 ó superior)  7.83 201 61
DAC de 8 bits de resistencias ponderadas1 (Requiere Plataforma OrCAD 9.1 ó superior)  7.83 245 66
Problema propuesto 7.3.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.83 228 56
Multivibrador astable integrado basado en el circuito integrado 555. (Requiere Plataforma OrCAD 9.1 ó superior)  7.83 761 110
Comportamiento de una puerta lógica XOR (tabla de verdad). (soluc. alternativa 1) (Requiere Plataforma OrCAD 9.1 ó superior)  7.83 265 41
Verificación de la propiedad distributiva en una puerta de 3 entradas (Requiere Plataforma OrCAD 9.1 ó superior)  7.83 946 157
Problema propuesto 8.3.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.83 268 68
Problema propuesto 5.11 (soluc. alternativa simplificada) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.83 220 76
Estructura interna de una unidad aritmético-lógica. Operación lógica NAND. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.83 274 63
Estructura interna de una unidad aritmético-lógica. Operación A-1. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.83 251 70
Problema propuesto 4.17 (Requiere Plataforma OrCAD 9.1 ó superior)  7.83 204 67
Complementador a dos (VHDL parte 2). (Requiere Plataforma OrCAD 9.1 ó superior)  7.83 229 61
Circuito que permite el cambio de nivel a ambos flancos activos de una señal. (Requiere Plataforma OrCAD 9.1 ó superior)  7.83 210 50
Problema propuesto 5.9.3 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.83 195 57
Implementación de funciones lógicas. Detector de números binarios (4 dígitos) menores de 2 y mayores a 9 [15]. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.83 233 70
Problema propuesto 5.3 (Requiere Plataforma OrCAD 9.1 ó superior)  7.83 222 59
Problema propuesto 4.7.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.83 212 60
Problema propuesto 5.11 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.83 226 60

Página 6 de 29

Páginas:    «primera ‹anterior  1 2 3 4 5 6 7 8 9 10 11 12 13 14 15  siguiente › última »