Search Results (Author:"SantiagoEmilioAchaAlegre", Keywords:"http://udcdata.info/042064", Date:" [2006\-01\-01T00\:00\:00Z TO 2006\-12\-31T00\:00\:00Z] ")

Resultados de la Navegación (1404)

RSS para este conjunto de resultadosRSS para este conjunto de resultados

Página 3 de 29

Páginas:    «primera ‹anterior  1 2 3 4 5 6 7 8 9 10 11 12  siguiente › última »

  Search Relevance Visitas Descargas
Circuito biestable D síncrono activo por flanco de subida. (Requiere Plataforma OrCAD 9.1 ó superior)  8.60 364 47
Problema propuesto 5.4.5 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  8.60 273 64
Problema propuesto 5.13.c3 (Requiere Plataforma MicroCAP 9.0 ó superior)  8.60 216 67
Problema propuesto 5.9.4 (Requiere Plataforma MicroCAP 9.0 ó superior)  8.60 201 72
Problema propuesto 5.15.1 (Requiere Plataforma OrCAD 9.1 ó superior)  8.60 209 67
Circuito biestable R-S activo al nivel bajo. (Requiere Plataforma MicroCAP 9.0 ó superior)  8.60 307 71
Sumador/Restador. Sumador/Restador de 4 dígitos con signo en complemento a 2. (Requiere Plataforma MicroCAP 9.0 ó superior)  8.60 512 121
Implementación de funciones lógicas. Detector de números binarios (4 dígitos) menores de 2 y mayores a 9 [3]. (Requiere Plataforma MicroCAP 9.0 ó superior)  8.60 305 80
Fuentes y generadores de alterna. Fuente de tensión senoidal con cpte. contínua externa. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  8.60 273 71
Problema propuesto 8.4 (Requiere Plataforma MicroCAP 9.0 ó superior)  8.60 280 81
Circuito biestable J-K síncrono activo por flanco de bajada. (Requiere Plataforma OrCAD 9.1 ó superior)  8.60 311 79
Problema propuesto 5.6.2 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  8.60 191 60
Problema propuesto 5.5.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  8.60 199 54
Interfaz TTL a CMOS mediante resistencia elevadora pull-up (Requiere Plataforma MicroCAP 9.0 ó superior)  8.60 287 49
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma OrCAD 9.1 ó superior)  8.60 354 61
Problema propuesto 5.7.2 (Requiere Plataforma OrCAD 9.1 ó superior)  8.60 199 64
Circuito que permite el cambio de nivel a flanco de subida activo de una señal. (Requiere Plataforma MicroCAP 9.0 ó superior)  8.60 277 58
Problema propuesto 5.4.7 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  8.60 183 70
Estructura interna de una unidad aritmético-lógica. Esquema del diagrama lógico. (Requiere Plataforma MicroCAP 9.0 ó superior)  8.60 333 77
Fuentes dependientes. Fuente triangular dependiente de tensión (VCO Triangular). (Requiere Plataforma Electronics Workbench 5.1 ó superior)  8.60 247 78
Problema propuesto 7.2.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  8.60 191 54
Problema propuesto 4.19.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  8.60 201 62
Problema propuesto 6.6 (Requiere Plataforma OrCAD 9.1 ó superior)  8.60 188 73
Problema propuesto 5.4.4 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  8.60 215 71
Problema propuesto 5.10 (soluc. alternativa simplificada) (Requiere Plataforma MicroCAP 9.0 ó superior)  8.60 216 61
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma OrCAD 9.1 ó superior)  8.60 334 52
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  8.60 412 60
Problema propuesto 4.17 (Requiere Plataforma OrCAD 9.1 ó superior)  8.60 234 64
Estructura interna del codificador sin prioridad. Codificador 8 a 3 activo con nivel bajo (I1). (Requiere Plataforma MicroCAP 9.0 ó superior)  8.60 264 70
Problema propuesto 4.14.3 (Requiere Plataforma MicroCAP 9.0 ó superior)  8.60 182 62
Circuito biestable T síncrono activo por flanco de bajada. (Requiere Plataforma MicroCAP 9.0 ó superior)  8.60 321 90
Implementación de funciones lógicas. Detector de números binarios (4 dígitos) menores de 2 y mayores a 9 [7]. (Requiere Plataforma MicroCAP 9.0 ó superior)  8.60 289 63
Problema propuesto 7.3.3 (Requiere Plataforma MicroCAP 9.0 ó superior)  8.60 212 61
Registros de desplazamiento. Funcionamiento del registro universal de 4 bits del c.i 74194 (tercer montaje). (Requiere Plataforma MicroCAP 9.0 ó superior)  8.60 833 119
Fuentes analógicas. Fuente de tensión continua. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  8.60 334 104
Problema propuesto 4.6 (Requiere Plataforma OrCAD 9.1 ó superior)  8.60 206 76
Comportamiento de una puerta lógica NOT tres entradas (tabla de verdad). (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  8.60 219 64
Comportamiento de una puerta lógica XOR (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  8.60 266 52
Circuito generador/detector de paridad CI 74180 (2º caso) (Requiere Plataforma OrCAD 9.1 ó superior)  8.60 624 95
Problema propuesto 5.6.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  8.60 222 74
Circuito lógico de un generador de paridad de 8 bits (segunda configuración) (Requiere Plataforma OrCAD 9.1 ó superior)  8.60 965 143
Problema propuesto 5.8 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  8.60 223 57
Circuito combinacional que detecta la igualdad de dos números de 2 bits cada uno.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  8.60 242 90
Simplificación algebraica de una función por minterms inicial, irreducible mínima por minterms y por minterms final (Requiere Plataforma MicroCAP 9.0 ó superior)  8.60 446 67
Problema propuesto 5.6.4 (Requiere Plataforma MicroCAP 9.0 ó superior)  8.60 214 66
Problema propuesto 4.8 (soluc. alternativa) (Requiere Plataforma OrCAD 9.1 ó superior)  8.60 242 72
Problema propuesto 4.6 (Requiere Plataforma OrCAD 9.1 ó superior)  8.60 194 72
Problema propuesto 4.19 (Requiere Plataforma OrCAD 9.1 ó superior)  8.60 199 54
Complementador a dos (VHDL parte 3). (Requiere Plataforma OrCAD 9.1 ó superior)  8.60 247 56
Comportamiento de una puerta lógica XNOR (tabla de verdad). (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  8.60 297 55

Página 3 de 29

Páginas:    «primera ‹anterior  1 2 3 4 5 6 7 8 9 10 11 12  siguiente › última »