Search Results (Author:"SantiagoEmilioAchaAlegre", Keywords:"Electrónica")

Resultados de la Navegación (1738)

RSS para este conjunto de resultadosRSS para este conjunto de resultados

Página 18 de 35

Páginas:    «primera ‹anterior  8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27  siguiente › última »

Refinar

  Search Relevance Visitas Descargas
Circuito generador/detector de paridad CI 74180 (Requiere Plataforma OrCAD 9.1 ó superior)  7.93 936 145
Problema propuesto 8.1.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.93 193 60
Estructura interna de una unidad aritmético-lógica. Operación aritmética A+A·B. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.93 319 72
Comportamiento de una puerta lógica OR tres entradas (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  7.93 242 46
Circuito biestable D síncrono activo por flanco de subida. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  7.93 346 68
Problema propuesto 6.4.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.93 200 59
Problema propuesto 5.4.8 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.93 190 65
Problema propuesto 5.4.8 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.93 236 64
Problema propuesto 5.9.1 (soluc. alternativa simplificada) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.93 202 62
Problema propuesto 5.7.4 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.93 198 69
Problema propuesto 5.4.11 (Requiere Plataforma OrCAD 9.1 ó superior)  7.93 193 52
Estructura interna del codificador sin prioridad. Codificador 8 a 3 activo con nivel alto (I5). (Requiere Plataforma MicroCAP 9.0 ó superior)  7.93 411 85
Problema propuesto 5.11 (Requiere Plataforma OrCAD 9.1 ó superior)  7.93 218 65
Comportamiento de una puerta lógica XNOR (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  7.93 300 54
Sistema con puertas triestado (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.93 215 58
Circuito biestable R-S activo al nivel bajo. (Requiere Plataforma OrCAD 9.1 ó superior)  7.93 303 65
Estructura interna de una unidad aritmético-lógica. Operación aritmética disminuir uno. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.93 309 78
Circuito que permite el cambio de nivel a flanco de bajada activo de una señal. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.93 245 68
Circuito que permite elegir el nivel activo de una señal. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  7.93 281 60
DAC de simple rampa de 8 bits (Requiere Plataforma OrCAD 9.1 ó superior)  7.93 305 62
ADC bipolar de doble rampa simétrica de 8 bits (Requiere Plataforma OrCAD 9.1 ó superior)  7.93 509 97
Problema propuesto 5.4.14 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.93 216 62
Problema propuesto 8.6 (Requiere Plataforma OrCAD 9.1 ó superior)  7.93 266 84
Fuentes dependientes. Fuente dependiente no lineal. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  7.93 379 68
Comportamiento de una puerta lógica XNOR (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  7.93 348 45
Problema propuesto 4.8 (Requiere Plataforma OrCAD 9.1 ó superior)  7.93 223 64
Comportamiento de una puerta lógica NOR tres entradas (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  7.93 272 52
Problema propuesto 5.4.10 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.93 196 61
Problema propuesto 4.2 (Requiere Plataforma OrCAD 9.1 ó superior)  7.93 216 76
Problema propuesto 4.6 (Requiere Plataforma OrCAD 9.1 ó superior)  7.93 195 72
Problema propuesto 4.8 (soluc. alternativa) (Requiere Plataforma OrCAD 9.1 ó superior)  7.93 243 72
Problema propuesto 5.6.4 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.93 216 66
Problema propuesto 5.8 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.93 224 57
Circuito generador/detector de paridad CI 74180 (2º caso) (Requiere Plataforma OrCAD 9.1 ó superior)  7.93 625 95
Comportamiento de una puerta NAND TTL con entradas a nivel bajo sin carga. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.93 247 57
Comportamiento de una puerta lógica NOT tres entradas (tabla de verdad). (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.93 220 64
Problema propuesto 4.6 (Requiere Plataforma OrCAD 9.1 ó superior)  7.93 208 76
Problema propuesto 7.3.3 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.93 213 61
Circuito biestable T síncrono activo por flanco de bajada. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.93 323 90
Estructura interna del codificador sin prioridad. Codificador 8 a 3 activo con nivel bajo (I1). (Requiere Plataforma MicroCAP 9.0 ó superior)  7.93 265 70
Problema propuesto 2.2.3 (Requiere Plataforma OrCAD 9.1 ó superior)  7.93 361 88
Problema propuesto 4.17 (Requiere Plataforma OrCAD 9.1 ó superior)  7.93 235 64
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  7.93 413 60
Problema propuesto 5.10 (soluc. alternativa simplificada) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.93 217 61
Problema propuesto 6.6 (Requiere Plataforma OrCAD 9.1 ó superior)  7.93 190 73
Problema propuesto 4.19.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.93 202 62
Estructura interna de una unidad aritmético-lógica. Esquema del diagrama lógico. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.93 334 77
Problema propuesto 5.7.2 (Requiere Plataforma OrCAD 9.1 ó superior)  7.93 200 64
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma OrCAD 9.1 ó superior)  7.93 355 61
Interfaz TTL a CMOS mediante resistencia elevadora pull-up (Requiere Plataforma MicroCAP 9.0 ó superior)  7.93 289 49

Página 18 de 35

Páginas:    «primera ‹anterior  8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27  siguiente › última »