Search Results (Display Type:"Objeto de aprendizaje", isMemberOf:"bibliuned:SetDigitalObject", Date:" [2006\-01\-01T00\:00\:00Z TO 2006\-12\-31T00\:00\:00Z] ")

Resultados de la Navegación (1406)

RSS para este conjunto de resultadosRSS para este conjunto de resultados

Página 2 de 29

Páginas:    «primera ‹anterior  1 2 3 4 5 6 7 8 9 10 11  siguiente › última »

  Search Relevance Visitas Descargas
Problema propuesto 4.7 (Requiere Plataforma OrCAD 9.1 ó superior)  2.67 203 60
Problema propuesto 5.8 (Requiere Plataforma MicroCAP 9.0 ó superior)  2.67 226 74
Problema propuesto 4.4.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  2.67 180 60
Circuito lógico de un comparador de 2 bits (soluc. alternativa 3) (Requiere Plataforma OrCAD 9.1 ó superior)  2.67 361 68
Problema propuesto 5.12 (Requiere Plataforma MicroCAP 9.0 ó superior)  2.67 179 62
Descripción funcional mediante VHDL de un sumador completo (Requiere Plataforma OrCAD 9.1 ó superior)  2.67 284 68
Problema propuesto 5.4.5 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  2.67 273 64
Problema propuesto 5.13.c3 (Requiere Plataforma MicroCAP 9.0 ó superior)  2.67 216 67
Problema propuesto 5.9.4 (Requiere Plataforma MicroCAP 9.0 ó superior)  2.67 201 72
Problema propuesto 5.15.1 (Requiere Plataforma OrCAD 9.1 ó superior)  2.67 209 67
Circuito biestable R-S activo al nivel bajo. (Requiere Plataforma MicroCAP 9.0 ó superior)  2.67 307 71
Sumador/Restador. Sumador/Restador de 4 dígitos con signo en complemento a 2. (Requiere Plataforma MicroCAP 9.0 ó superior)  2.67 512 121
Implementación de funciones lógicas. Detector de números binarios (4 dígitos) menores de 2 y mayores a 9 [3]. (Requiere Plataforma MicroCAP 9.0 ó superior)  2.67 305 80
Problema propuesto 8.4 (Requiere Plataforma MicroCAP 9.0 ó superior)  2.67 280 81
Circuito biestable J-K síncrono activo por flanco de bajada. (Requiere Plataforma OrCAD 9.1 ó superior)  2.67 311 79
Problema propuesto 5.6.2 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  2.67 191 60
Problema propuesto 5.5.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  2.67 199 54
Interfaz TTL a CMOS mediante resistencia elevadora pull-up (Requiere Plataforma MicroCAP 9.0 ó superior)  2.67 287 49
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma OrCAD 9.1 ó superior)  2.67 354 61
Problema propuesto 5.7.2 (Requiere Plataforma OrCAD 9.1 ó superior)  2.67 199 64
Estructura interna de una unidad aritmético-lógica. Esquema del diagrama lógico. (Requiere Plataforma MicroCAP 9.0 ó superior)  2.67 333 77
Fuentes dependientes. Fuente triangular dependiente de tensión (VCO Triangular). (Requiere Plataforma Electronics Workbench 5.1 ó superior)  2.67 247 78
Problema propuesto 4.19.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  2.67 201 62
Problema propuesto 6.6 (Requiere Plataforma OrCAD 9.1 ó superior)  2.67 188 73
Problema propuesto 5.10 (soluc. alternativa simplificada) (Requiere Plataforma MicroCAP 9.0 ó superior)  2.67 216 61
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma OrCAD 9.1 ó superior)  2.67 334 52
Estructura interna de una unidad aritmético-lógica (Requiere Plataforma MicroCAP 9.0 ó superior)  2.67 808 155
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  2.67 412 60
Problema propuesto 4.17 (Requiere Plataforma OrCAD 9.1 ó superior)  2.67 234 64
Estructura interna del codificador sin prioridad. Codificador 8 a 3 activo con nivel bajo (I1). (Requiere Plataforma MicroCAP 9.0 ó superior)  2.67 264 70
Amplificador no inversor ante entrada senoidal. (Requiere Plataforma MicroSim 6.2 ó superior)  2.67 631 131
Circuito biestable T síncrono activo por flanco de bajada. (Requiere Plataforma MicroCAP 9.0 ó superior)  2.67 321 90
Implementación de funciones lógicas. Detector de números binarios (4 dígitos) menores de 2 y mayores a 9 [7]. (Requiere Plataforma MicroCAP 9.0 ó superior)  2.67 289 63
Amplificador no inversor de ganancia elevada (Requiere Plataforma MicroCAP 9.0 ó superior)  2.67 650 117
Problema propuesto 7.3.3 (Requiere Plataforma MicroCAP 9.0 ó superior)  2.67 212 61
Registros de desplazamiento. Funcionamiento del registro universal de 4 bits del c.i 74194 (tercer montaje). (Requiere Plataforma MicroCAP 9.0 ó superior)  2.67 833 119
Problema propuesto 4.6 (Requiere Plataforma OrCAD 9.1 ó superior)  2.67 206 76
Comportamiento de una puerta lógica NOT tres entradas (tabla de verdad). (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  2.67 219 64
Circuito generador/detector de paridad CI 74180 (2º caso) (Requiere Plataforma OrCAD 9.1 ó superior)  2.67 624 95
Problema propuesto 5.6.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  2.67 222 74
Circuito lógico de un generador de paridad de 8 bits (segunda configuración) (Requiere Plataforma OrCAD 9.1 ó superior)  2.67 965 143
Problema propuesto 5.8 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  2.67 223 57
Simplificación algebraica de una función por minterms inicial, irreducible mínima por minterms y por minterms final (Requiere Plataforma MicroCAP 9.0 ó superior)  2.67 446 67
Problema propuesto 5.6.4 (Requiere Plataforma MicroCAP 9.0 ó superior)  2.67 214 66
Problema propuesto 4.8 (soluc. alternativa) (Requiere Plataforma OrCAD 9.1 ó superior)  2.67 242 72
Comparador con histéresis básico (Requiere Plataforma OrCAD 9.1 ó superior)  2.67 736 119
Estructura de un biestable RS-NAND con sincronismo por nivel (Requiere Plataforma MicroCAP 9.0 ó superior)  2.67 590 161
Problema propuesto 4.6 (Requiere Plataforma OrCAD 9.1 ó superior)  2.67 194 72
Complementador a dos (VHDL parte 3). (Requiere Plataforma OrCAD 9.1 ó superior)  2.67 247 56
Comportamiento de una puerta lógica XNOR (tabla de verdad). (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  2.67 297 55

Página 2 de 29

Páginas:    «primera ‹anterior  1 2 3 4 5 6 7 8 9 10 11  siguiente › última »