Search Results (Display Type:"Objeto de aprendizaje", Keywords:"http://udcdata.info/042064", isMemberOf:"bibliuned:Setopenaire")

Resultados de la Navegación (1843)

RSS para este conjunto de resultadosRSS para este conjunto de resultados

Página 3 de 37

Páginas:    «primera ‹anterior  1 2 3 4 5 6 7 8 9 10 11 12  siguiente › última »

Refinar

  Search Relevance Visitas Descargas
Implementación de funciones lógicas. Detector de números binarios (4 dígitos) menores de 2 y mayores a 9 [7]. (Requiere Plataforma MicroCAP 9.0 ó superior)  4.84 289 63
Puerta AND  4.84 312 204
Amplificador no inversor de ganancia elevada (Requiere Plataforma MicroCAP 9.0 ó superior)  4.84 650 117
Problema propuesto 7.3.3 (Requiere Plataforma MicroCAP 9.0 ó superior)  4.84 212 61
Registros de desplazamiento. Funcionamiento del registro universal de 4 bits del c.i 74194 (tercer montaje). (Requiere Plataforma MicroCAP 9.0 ó superior)  4.84 833 119
Simulación Problema P7.8 Frecuencia de corte inferior en FET. Efecto de Cs (Requiere Plataforma MicroCAP 9.0 ó superior)  4.84 341 105
Problema propuesto 4.6 (Requiere Plataforma OrCAD 9.1 ó superior)  4.84 206 76
Comportamiento de una puerta lógica NOT tres entradas (tabla de verdad). (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  4.84 219 64
Circuito generador/detector de paridad CI 74180 (2º caso) (Requiere Plataforma OrCAD 9.1 ó superior)  4.84 624 95
ejercicio combinacional 2  4.84 312 269
Modelo de contínua del diodo. Variación de la tensión V1 (Requiere Plataforma MicroCAP 9.0 ó superior)  4.84 341 71
Problema propuesto 5.6.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  4.84 222 74
Circuito lógico de un generador de paridad de 8 bits (segunda configuración) (Requiere Plataforma OrCAD 9.1 ó superior)  4.84 965 143
Problema propuesto 5.8 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  4.84 223 57
Simplificación algebraica de una función por minterms inicial, irreducible mínima por minterms y por minterms final (Requiere Plataforma MicroCAP 9.0 ó superior)  4.84 446 67
Problema propuesto 5.6.4 (Requiere Plataforma MicroCAP 9.0 ó superior)  4.84 214 66
Problema propuesto 4.8 (soluc. alternativa) (Requiere Plataforma OrCAD 9.1 ó superior)  4.84 242 72
Comparador con histéresis básico (Requiere Plataforma OrCAD 9.1 ó superior)  4.84 736 119
Estructura de un biestable RS-NAND con sincronismo por nivel (Requiere Plataforma MicroCAP 9.0 ó superior)  4.84 590 161
Problema propuesto 4.6 (Requiere Plataforma OrCAD 9.1 ó superior)  4.84 194 72
Complementador a dos (VHDL parte 3). (Requiere Plataforma OrCAD 9.1 ó superior)  4.84 247 56
Comportamiento de una puerta lógica XNOR (tabla de verdad). (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  4.84 297 55
Problema propuesto 5.4.3 (Requiere Plataforma OrCAD 9.1 ó superior)  4.84 231 46
Problema propuesto 5.4.14 (Requiere Plataforma MicroCAP 9.0 ó superior)  4.84 215 62
Recortador de máxima tensión positiva y mínima tensión negativa con diodos. (Requiere Plataforma MicroCAP 9.0 ó superior)  4.84 448 97
Problema propuesto 5.7.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  4.84 194 61
ADC bipolar de doble rampa simétrica de 8 bits (Requiere Plataforma OrCAD 9.1 ó superior)  4.84 508 97
DAC de simple rampa de 8 bits (Requiere Plataforma OrCAD 9.1 ó superior)  4.84 304 62
Circuito que permite elegir el nivel activo de una señal. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  4.84 279 60
Estructura interna del codificador sin prioridad (Requiere Plataforma MicroCAP 9.0 ó superior)  4.84 693 130
Circuito que permite el cambio de nivel a flanco de subida activo de una señal. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  4.84 254 52
Problema propuesto 5.13.g4 (Requiere Plataforma MicroCAP 9.0 ó superior)  4.84 216 49
Problema propuesto 5.4.8 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  4.84 189 65
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma OrCAD 9.1 ó superior)  4.84 319 55
Característica de entrada de los transistores bipolares (Requiere Plataforma MicroCAP 9.0 ó superior)  4.84 617 121
Problema propuesto 6.4.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  4.84 199 59
Implementación de funciones lógicas. Detector de números binarios (4 dígitos) menores de 2 y mayores a 9 [0]. (Requiere Plataforma MicroCAP 9.0 ó superior)  4.84 275 85
Circuito biestable D síncrono activo por flanco de subida. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  4.84 345 68
Explicación del problema teórico 3.4.0.0 (Requiere Plataforma Adobe Reader 5.0 ó superior)  4.84 394 217
C.I. 555 como astable (Requiere Plataforma MicroCAP 9.0 ó superior)  4.84 536 131
Circuito biestable R-S síncrono activo por nivel. (Requiere Plataforma OrCAD 9.1 ó superior)  4.84 286 68
Comportamiento de una puerta lógica OR tres entradas (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  4.84 240 46
Simulación Problema P3.6 (Requiere Plataforma MicroCAP 9.0 ó superior)  4.84 326 80
Estructura interna de una unidad aritmético-lógica. Operación aritmética A+A·B. (Requiere Plataforma MicroCAP 9.0 ó superior)  4.84 318 72
Implementación de funciones lógicas. Detector de números binarios (4 dígitos) menores de 2 y mayores a 9 [14]. (Requiere Plataforma MicroCAP 9.0 ó superior)  4.84 250 79
Problema propuesto 8.1.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  4.84 192 60
Circuito generador/detector de paridad CI 74180 (Requiere Plataforma OrCAD 9.1 ó superior)  4.84 934 145
Problema propuesto 5.6.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  4.84 201 56
Tablas de resultados a rellenar correspondientes a la práctica 11 (Requiere Plataforma Microsoft Word 97 ó superior)  4.84 621 155
Problema propuesto 4.16.2 (Requiere Plataforma OrCAD 9.1 ó superior)  4.84 226 78

Página 3 de 37

Páginas:    «primera ‹anterior  1 2 3 4 5 6 7 8 9 10 11 12  siguiente › última »