Search Results (All Fields:"publicaciones", Keywords:"Electrónica")

Resultados de la Navegación (1356)

RSS para este conjunto de resultadosRSS para este conjunto de resultados

Página 27 de 28

Páginas:    «primera ‹anterior  17 18 19 20 21 22 23 24 25 26 27 28  siguiente › última »

  Search Relevance Visitas Descargas
Comportamiento de una puerta lógica NOR tres entradas (tabla de verdad). (soluc. alternativa) (Requiere Plataforma OrCAD 9.1 ó superior)  1.37 239 57
Implementación de funciones lógicas. Detector de números binarios (4 dígitos) menores de 2 y mayores a 9 [5]. (Requiere Plataforma MicroCAP 9.0 ó superior)  1.37 288 76
Descripción algorítmica de un semisumador. (Requiere Plataforma OrCAD 9.1 ó superior)  1.37 644 143
Implementación de funciones lógicas. Detector de números binarios (4 dígitos) menores de 2 y mayores a 9 [10]. (Requiere Plataforma MicroCAP 9.0 ó superior)  1.37 278 87
Implementación de funciones lógicas. Detector de números binarios (4 dígitos) menores de 2 y mayores a 9 [14]. (Requiere Plataforma MicroCAP 9.0 ó superior)  1.37 252 79
Circuito combinacional que detecta la igualdad de dos números de 2 bits cada uno.1 (Requiere Plataforma OrCAD 9.1 ó superior)  1.37 204 73
Circuito que permite el cambio de nivel a flanco de subida activo de una señal. (Requiere Plataforma OrCAD 9.1 ó superior)  1.37 232 69
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada..1 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  1.37 366 76
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad. (Requiere Plataforma OrCAD 9.1 ó superior)  1.37 375 90
Característica de salida a nivel alto de una puerta NAND TTL-Estándar (Requiere Plataforma OrCAD 9.1 ó superior)  1.37 401 74
Estructura de un biestable RS-NAND con sincronismo por nivel. Funcionamiento del biestable RS-NOR (sinc. nivel alto). (Requiere Plataforma MicroCAP 9.0 ó superior)  1.37 369 88
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad..1 (Requiere Plataforma MicroCAP 9.0 ó superior)  1.37 348 78
Generador de ondas cuadradas y triangulares basado en una topología de tres AO. (Requiere Plataforma MicroSim 6.2 ó superior)  1.37 431 78
Generador de ondas cuadradas y triangulares basado en una topología de dos AO. (Requiere Plataforma MicroSim 6.2 ó superior)  1.37 517 112
Simplificación algebraica de una función por minterms inicial, irreducible mínima por minterms y por minterms final (Requiere Plataforma MicroCAP 9.0 ó superior)  1.37 449 68
Característica de salida a nivel bajo de una puerta NAND TTL-Estándar (Requiere Plataforma OrCAD 9.1 ó superior)  1.37 368 72
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada..4 (Requiere Plataforma MicroCAP 9.0 ó superior)  1.37 379 72
Red de realimentación selectiva con la frecuencia del oscilador en puente de Wien (Requiere Plataforma OrCAD 9.1 ó superior)  1.37 442 100
Circuito combinacional que controla una máquina expendedora de aperitivos con 8 líneas de espiral..1 (Requiere Plataforma OrCAD 9.1 ó superior)  1.37 288 74
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada..2 (Requiere Plataforma MicroCAP 9.0 ó superior)  1.37 376 81
Circuito lógico con puertas NAND de la expresión canónica en minterms simplificada (VHDL). (Requiere Plataforma OrCAD 9.1 ó superior)  1.37 310 61
Circuito combinacional que controla un ascensor de un edificio de 8 plantas..3b (Requiere Plataforma OrCAD 9.1 ó superior)  1.37 286 60
Circuito combinacional que detecta la igualdad de dos números de 2 bits cada uno.3 (Requiere Plataforma OrCAD 9.1 ó superior)  1.37 238 78
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad. (Requiere Plataforma OrCAD 9.1 ó superior)  1.37 303 69
Tabla de implicantes primos para simplificar por ceros mediante método Q-M de un detector de codificaciones de entrada índice 2 ó 3. (Requiere Plataforma MicroCAP 9.0 ó superior)  1.37 392 73
Estructura interna del decodificador. Tabla de verdad de un decodificador 2 a 4 sin habilitación [1]. (Requiere Plataforma MicroCAP 9.0 ó superior)  1.37 231 68
Red de realimentación selectiva con la frecuencia del oscilador en puente de Wien (Requiere Plataforma MicroCAP 9.0 ó superior)  1.37 478 97
Circuito de control de una célula de memoria RAM básica, ignorando los circuitos de selección y acondicionadores de E/S de datos. (Requiere Plataforma OrCAD 9.1 ó superior)  1.37 407 59
Circuito lógico con puertas NAND de la expresión canónica en maxterms simplificada (VHDL). (Requiere Plataforma OrCAD 9.1 ó superior)  1.37 287 66
Célula de memoria RAM básica, ignorando los circuitos de selección y acondicionadores de E/S de datos. (Requiere Plataforma MicroCAP 9.0 ó superior)  1.37 392 75
Comportamiento interno del µA741 con la versión profesional de PSpice (Requiere Plataforma OrCAD 9.1 ó superior)  1.37 496 103
Circuito combinacional que controla un ascensor de un edificio de 8 plantas..1a (Requiere Plataforma OrCAD 9.1 ó superior)  1.37 300 56
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada..1 (Requiere Plataforma MicroCAP 9.0 ó superior)  1.37 382 74
Circuito con más de dos niveles, selección para convertilo a NAND y su conversión. (Requiere Plataforma OrCAD 9.1 ó superior)  1.37 289 47
Oscilador en puente de Wien con control automático de la ganancia mediante un FET (Requiere Plataforma MicroCAP 9.0 ó superior)  1.37 1044 146
Implementación de funciones lógicas. Detector de números binarios (4 dígitos) menores de 2 y mayores a 9 [7]. (Requiere Plataforma MicroCAP 9.0 ó superior)  1.37 293 64
Circuito lógico de 4 entradas en código BCD natural detector de codificaciones de entrada índice 2 ó 3..1 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  1.37 331 67
Estructura interna del codificador sin prioridad. Codificador 8 a 3 activo con nivel alto (I1 e I3). (Requiere Plataforma MicroCAP 9.0 ó superior)  1.37 326 72
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada..3 (Requiere Plataforma MicroCAP 9.0 ó superior)  1.37 374 63
Circuito combinacional que controla el diámetro de arandelas fabricadas menores de 9 unid. long. (Requiere Plataforma OrCAD 9.1 ó superior)  1.37 342 61
Circuito sumador-restador de 4 bits en complemento a dos con detector de desbordamiento Ov (Requiere Plataforma OrCAD 9.1 ó superior)  1.37 2207 442
Circuito de control de una célula de memoria RAM básica, ignorando los circuitos de selección y acondicionadores de E/S de datos..2 (Requiere Plataforma MicroCAP 9.0 ó superior)  1.37 413 76
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada. (Requiere Plataforma OrCAD 9.1 ó superior)  1.37 376 66
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  1.37 395 75
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada. (Requiere Plataforma OrCAD 9.1 ó superior)  1.37 345 57
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada. (Requiere Plataforma OrCAD 9.1 ó superior)  1.37 351 53
Implementación de funciones lógicas. Detector de números binarios (4 dígitos) menores de 2 y mayores a 9 [1]. (Requiere Plataforma MicroCAP 9.0 ó superior)  1.37 320 69
Estructura de un biestable RS-NAND con sincronismo por nivel. Funcionamiento del biestable RS-NAND (sinc. nivel alto). (Requiere Plataforma MicroCAP 9.0 ó superior)  1.37 408 88
Estructura interna de una unidad aritmético-lógica. Operación lógica A+(B negado) más A aritmética. (Requiere Plataforma MicroCAP 9.0 ó superior)  1.37 258 79
Descripción estructural de un semisumador. (Requiere Plataforma OrCAD 9.1 ó superior)  1.37 639 136

Página 27 de 28

Páginas:    «primera ‹anterior  17 18 19 20 21 22 23 24 25 26 27 28  siguiente › última »