Search Results (All Fields:"publicaciones", Keywords:"Electrónica")

Resultados de la Navegación (1356)

RSS para este conjunto de resultadosRSS para este conjunto de resultados

Página 2 de 28

Páginas:    «primera ‹anterior  1 2 3 4 5 6 7 8 9 10 11  siguiente › última »

  Search Relevance Visitas Descargas
Circuito biestable J-K síncrono activo por flanco de bajada. (Requiere Plataforma OrCAD 9.1 ó superior)  1.39 311 79
Problema propuesto 5.6.2 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  1.39 191 60
Problema propuesto 5.5.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  1.39 199 54
Interfaz TTL a CMOS mediante resistencia elevadora pull-up (Requiere Plataforma MicroCAP 9.0 ó superior)  1.39 287 49
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma OrCAD 9.1 ó superior)  1.39 354 61
Problema propuesto 5.7.2 (Requiere Plataforma OrCAD 9.1 ó superior)  1.39 199 64
Estructura interna de una unidad aritmético-lógica. Esquema del diagrama lógico. (Requiere Plataforma MicroCAP 9.0 ó superior)  1.39 333 77
Fuentes dependientes. Fuente triangular dependiente de tensión (VCO Triangular). (Requiere Plataforma Electronics Workbench 5.1 ó superior)  1.39 247 78
Problema propuesto 4.19.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  1.39 201 62
Problema propuesto 6.6 (Requiere Plataforma OrCAD 9.1 ó superior)  1.39 188 73
Problema propuesto 5.10 (soluc. alternativa simplificada) (Requiere Plataforma MicroCAP 9.0 ó superior)  1.39 216 61
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma OrCAD 9.1 ó superior)  1.39 334 52
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  1.39 412 60
Problema propuesto 4.17 (Requiere Plataforma OrCAD 9.1 ó superior)  1.39 234 64
Estructura interna del codificador sin prioridad. Codificador 8 a 3 activo con nivel bajo (I1). (Requiere Plataforma MicroCAP 9.0 ó superior)  1.39 264 70
Amplificador no inversor ante entrada senoidal. (Requiere Plataforma MicroSim 6.2 ó superior)  1.39 631 131
Circuito biestable T síncrono activo por flanco de bajada. (Requiere Plataforma MicroCAP 9.0 ó superior)  1.39 321 90
Amplificador no inversor de ganancia elevada (Requiere Plataforma MicroCAP 9.0 ó superior)  1.39 650 117
Problema propuesto 7.3.3 (Requiere Plataforma MicroCAP 9.0 ó superior)  1.39 212 61
Registros de desplazamiento. Funcionamiento del registro universal de 4 bits del c.i 74194 (tercer montaje). (Requiere Plataforma MicroCAP 9.0 ó superior)  1.39 833 119
Problema propuesto 4.6 (Requiere Plataforma OrCAD 9.1 ó superior)  1.39 206 76
Comportamiento de una puerta lógica NOT tres entradas (tabla de verdad). (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  1.39 219 64
Circuito generador/detector de paridad CI 74180 (2º caso) (Requiere Plataforma OrCAD 9.1 ó superior)  1.39 624 95
Problema propuesto 5.6.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  1.39 222 74
Circuito lógico de un generador de paridad de 8 bits (segunda configuración) (Requiere Plataforma OrCAD 9.1 ó superior)  1.39 965 143
Problema propuesto 5.8 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  1.39 223 57
Problema propuesto 5.6.4 (Requiere Plataforma MicroCAP 9.0 ó superior)  1.39 214 66
Problema propuesto 4.8 (soluc. alternativa) (Requiere Plataforma OrCAD 9.1 ó superior)  1.39 242 72
Comparador con histéresis básico (Requiere Plataforma OrCAD 9.1 ó superior)  1.39 736 119
Problema propuesto 4.6 (Requiere Plataforma OrCAD 9.1 ó superior)  1.39 194 72
Complementador a dos (VHDL parte 3). (Requiere Plataforma OrCAD 9.1 ó superior)  1.39 247 56
Comportamiento de una puerta lógica XNOR (tabla de verdad). (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  1.39 297 55
Problema propuesto 5.4.14 (Requiere Plataforma MicroCAP 9.0 ó superior)  1.39 215 62
Problema propuesto 5.7.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  1.39 194 61
ADC bipolar de doble rampa simétrica de 8 bits (Requiere Plataforma OrCAD 9.1 ó superior)  1.39 508 97
DAC de simple rampa de 8 bits (Requiere Plataforma OrCAD 9.1 ó superior)  1.39 304 62
Circuito que permite elegir el nivel activo de una señal. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  1.39 279 60
Circuito que permite el cambio de nivel a flanco de subida activo de una señal. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  1.39 254 52
Problema propuesto 5.4.8 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  1.39 189 65
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma OrCAD 9.1 ó superior)  1.39 319 55
Problema propuesto 6.4.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  1.39 199 59
Circuito biestable D síncrono activo por flanco de subida. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  1.39 345 68
C.I. 555 como astable (Requiere Plataforma MicroCAP 9.0 ó superior)  1.39 536 131
Circuito biestable R-S síncrono activo por nivel. (Requiere Plataforma OrCAD 9.1 ó superior)  1.39 286 68
Comportamiento de una puerta lógica OR tres entradas (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  1.39 240 46
Estructura interna de una unidad aritmético-lógica. Operación aritmética A+A·B. (Requiere Plataforma MicroCAP 9.0 ó superior)  1.39 318 72
Problema propuesto 8.1.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  1.39 192 60
Circuito generador/detector de paridad CI 74180 (Requiere Plataforma OrCAD 9.1 ó superior)  1.39 934 145
Problema propuesto 5.6.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  1.39 201 56
Problema propuesto 4.16.2 (Requiere Plataforma OrCAD 9.1 ó superior)  1.39 226 78

Página 2 de 28

Páginas:    «primera ‹anterior  1 2 3 4 5 6 7 8 9 10 11  siguiente › última »