Search Results (All Fields:"plataformas", Keywords:"http://udcdata.info/042064")

Resultados de la Navegación (1757)

RSS para este conjunto de resultadosRSS para este conjunto de resultados

Página 2 de 36

Páginas:    «primera ‹anterior  1 2 3 4 5 6 7 8 9 10 11  siguiente › última »

  Search Relevance Visitas Descargas
Estructura interna de una unidad aritmético-lógica. Esquema del diagrama lógico. (Requiere Plataforma MicroCAP 9.0 ó superior)  3.49 333 77
Fuentes dependientes. Fuente triangular dependiente de tensión (VCO Triangular). (Requiere Plataforma Electronics Workbench 5.1 ó superior)  3.49 247 78
Problema propuesto 4.19.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  3.49 201 62
Problema propuesto 6.6 (Requiere Plataforma OrCAD 9.1 ó superior)  3.49 188 73
Problema propuesto 5.10 (soluc. alternativa simplificada) (Requiere Plataforma MicroCAP 9.0 ó superior)  3.49 216 61
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma OrCAD 9.1 ó superior)  3.49 334 52
Estructura interna de una unidad aritmético-lógica (Requiere Plataforma MicroCAP 9.0 ó superior)  3.49 808 155
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  3.49 412 60
Problema propuesto 4.17 (Requiere Plataforma OrCAD 9.1 ó superior)  3.49 234 64
Estructura interna del codificador sin prioridad. Codificador 8 a 3 activo con nivel bajo (I1). (Requiere Plataforma MicroCAP 9.0 ó superior)  3.49 264 70
Circuito biestable T síncrono activo por flanco de bajada. (Requiere Plataforma MicroCAP 9.0 ó superior)  3.49 321 90
Problema propuesto 7.3.3 (Requiere Plataforma MicroCAP 9.0 ó superior)  3.49 212 61
Problema propuesto 4.6 (Requiere Plataforma OrCAD 9.1 ó superior)  3.49 206 76
Comportamiento de una puerta lógica NOT tres entradas (tabla de verdad). (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  3.49 219 64
Circuito generador/detector de paridad CI 74180 (2º caso) (Requiere Plataforma OrCAD 9.1 ó superior)  3.49 624 95
Problema propuesto 5.6.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  3.49 222 74
Circuito lógico de un generador de paridad de 8 bits (segunda configuración) (Requiere Plataforma OrCAD 9.1 ó superior)  3.49 965 143
Problema propuesto 5.8 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  3.49 223 57
Problema propuesto 5.6.4 (Requiere Plataforma MicroCAP 9.0 ó superior)  3.49 214 66
Problema propuesto 4.8 (soluc. alternativa) (Requiere Plataforma OrCAD 9.1 ó superior)  3.49 242 72
Comparador con histéresis básico (Requiere Plataforma OrCAD 9.1 ó superior)  3.49 736 119
Estructura de un biestable RS-NAND con sincronismo por nivel (Requiere Plataforma MicroCAP 9.0 ó superior)  3.49 590 161
Problema propuesto 4.6 (Requiere Plataforma OrCAD 9.1 ó superior)  3.49 194 72
Complementador a dos (VHDL parte 3). (Requiere Plataforma OrCAD 9.1 ó superior)  3.49 247 56
Problema propuesto 5.4.14 (Requiere Plataforma MicroCAP 9.0 ó superior)  3.49 215 62
Problema propuesto 5.7.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  3.49 194 61
ADC bipolar de doble rampa simétrica de 8 bits (Requiere Plataforma OrCAD 9.1 ó superior)  3.49 508 97
DAC de simple rampa de 8 bits (Requiere Plataforma OrCAD 9.1 ó superior)  3.49 304 62
Circuito que permite elegir el nivel activo de una señal. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  3.49 279 60
Estructura interna del codificador sin prioridad (Requiere Plataforma MicroCAP 9.0 ó superior)  3.49 693 130
Problema propuesto 5.4.8 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  3.49 189 65
Problema propuesto 6.4.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  3.49 199 59
Circuito biestable D síncrono activo por flanco de subida. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  3.49 345 68
C.I. 555 como astable (Requiere Plataforma MicroCAP 9.0 ó superior)  3.49 536 131
Comportamiento de una puerta lógica OR tres entradas (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  3.49 240 46
Estructura interna de una unidad aritmético-lógica. Operación aritmética A+A·B. (Requiere Plataforma MicroCAP 9.0 ó superior)  3.49 318 72
Problema propuesto 8.1.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  3.49 192 60
Circuito generador/detector de paridad CI 74180 (Requiere Plataforma OrCAD 9.1 ó superior)  3.49 934 145
Problema propuesto 5.6.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  3.49 201 56
Tablas de resultados a rellenar correspondientes a la práctica 11 (Requiere Plataforma Microsoft Word 97 ó superior)  3.49 621 155
Problema propuesto 4.16.2 (Requiere Plataforma OrCAD 9.1 ó superior)  3.49 226 78
Fuentes dependientes. Fuente polinomial. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  3.49 246 66
Empleo del decodificador como demultiplexor. Tabla de verdad de un demultiplexor de 8 salidas [3]. (Requiere Plataforma MicroCAP 9.0 ó superior)  3.49 317 75
Comportamiento de una puerta lógica XOR (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  3.49 324 44
Tablas de resultados a rellenar correspondientes a la práctica 4 (Requiere Plataforma Microsoft Word 97 ó superior)  3.49 684 170
Problema propuesto 5.10 (soluc. alternativa simplificada) (Requiere Plataforma MicroCAP 9.0 ó superior)  3.49 204 63
Amplificador no inversor de ganancia elevada. (Requiere Plataforma MicroSim 6.2 ó superior)  3.49 640 134
Circuito sumador-restador de 4 bits (Requiere Plataforma MicroCAP 9.0 ó superior)  3.49 340 90
Problema propuesto 5.4.10 (Requiere Plataforma MicroCAP 9.0 ó superior)  3.49 170 58
El AO en lazo abierto incluyendo la resistencia de carga (Requiere Plataforma OrCAD 9.1 ó superior)  3.49 428 97

Página 2 de 36

Páginas:    «primera ‹anterior  1 2 3 4 5 6 7 8 9 10 11  siguiente › última »