Search Results (All Fields:"plataformas", Keywords:"Electrónica")

Resultados de la Navegación (1758)

RSS para este conjunto de resultadosRSS para este conjunto de resultados

Página 6 de 36

Páginas:    «primera ‹anterior  1 2 3 4 5 6 7 8 9 10 11 12 13 14 15  siguiente › última »

  Search Relevance Visitas Descargas
Problema propuesto 4.8.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  1.52 222 66
Tablas de resultados a rellenar correspondientes a la práctica 6 (Requiere Plataforma Microsoft Word 97 ó superior)  1.52 612 167
Circuito biestable J-K síncrono activo por flanco de bajada. (Requiere Plataforma OrCAD 9.1 ó superior)  1.52 286 67
Estructura interna del sumador total. Asociación serie (Requiere Plataforma MicroCAP 9.0 ó superior)  1.52 610 119
Enunciados correspondientes a la práctica 10 (Requiere Plataforma Adobe Reader 5.0 ó superior)  1.52 587 1024
Decodificador 2-4 (soluc. alternativa) (Requiere Plataforma OrCAD 9.1 ó superior)  1.52 316 79
Generador de ondas cuadradas y triangulares con tres AO. Modificación (Requiere Plataforma MicroCAP 9.0 ó superior)  1.52 427 75
Problema propuesto 4.16.1 (Requiere Plataforma OrCAD 9.1 ó superior)  1.52 216 76
Problema propuesto 5.18 (Requiere Plataforma MicroCAP 9.0 ó superior)  1.52 222 67
Comportamiento de una puerta lógica XOR (tabla de verdad). (soluc. alternativa) (Requiere Plataforma OrCAD 9.1 ó superior)  1.52 411 50
Interfaz HC a CMOS mediante puerta en drenador abierto y pull-up (Requiere Plataforma OrCAD 9.1 ó superior)  1.52 237 67
Simplificación de una función de cuatro variables (circuito lógico) (Requiere Plataforma MicroCAP 9.0 ó superior)  1.52 280 64
Amplificador diferencial (Requiere Plataforma MicroCAP 9.0 ó superior)  1.52 725 134
Estructura interna del codificador sin prioridad. Codificador 8 a 3 activo con nivel bajo. (Requiere Plataforma MicroCAP 9.0 ó superior)  1.52 250 62
Tablas de resultados a rellenar correspondientes a la práctica 7 (Requiere Plataforma Adobe Reader 5.0 ó superior)  1.52 543 140
Circuito biestable J-K síncrono activo por flanco de bajada. (Requiere Plataforma OrCAD 9.1 ó superior)  1.52 308 64
ADC instantáneo de 3 bits (Requiere Plataforma OrCAD 9.1 ó superior)  1.52 451 81
Circuito biestable R-S síncrono activo por nivel. (Requiere Plataforma OrCAD 9.1 ó superior)  1.52 293 55
DAC de simple rampa de 8 bits (Requiere Plataforma OrCAD 9.1 ó superior)  1.52 213 60
Puertas inversoras de distintas subfamilias (soluc. alternativa 2) (Requiere Plataforma OrCAD 9.1 ó superior)  1.52 205 47
Circuito combinacional que detecta la igualdad de dos números de 2 bits cada uno.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  1.52 237 68
Configuración alternativa para el oscilador de cambio de fase. (Requiere Plataforma MicroSim 6.2 ó superior)  1.52 418 84
Estructura interna del codificador sin prioridad. Codificador 8 a 3 activo con nivel alto (I1). (Requiere Plataforma MicroCAP 9.0 ó superior)  1.52 332 66
Circuito combinacional que detecta la igualdad de dos números de dos bits cada uno. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  1.52 277 71
Interfaz HC a CMOS mediante puerta en drenador abierto y pull-up (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  1.52 234 48
Problema propuesto 5.5.2 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  1.52 243 69
Oscilador en puente de Wien. Modificación (Requiere Plataforma OrCAD 9.1 ó superior)  1.52 505 94
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma OrCAD 9.1 ó superior)  1.52 451 73
Amplificador inversor de ganancia elevada (Requiere Plataforma MicroCAP 9.0 ó superior)  1.52 682 136
Monoestable redisparable. (Requiere Plataforma MicroSim 6.2 ó superior)  1.52 398 95
Estructura interna del codificador sin prioridad. Codificador 8 a 3 activo con nivel alto . (Requiere Plataforma MicroCAP 9.0 ó superior)  1.52 259 70
Estructura interna de una unidad aritmético-lógica. Operación aritmética A. (Requiere Plataforma MicroCAP 9.0 ó superior)  1.52 286 72
Problema propuesto 5.4.3 (soluc. alternativa simplificada) (Requiere Plataforma MicroCAP 9.0 ó superior)  1.52 197 60
Circuito biestable D síncrono activo por flanco de subida. (Requiere Plataforma OrCAD 9.1 ó superior)  1.52 301 57
Problema propuesto 4.2.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  1.52 224 58
Comparador con histéresis asimétrico (Requiere Plataforma OrCAD 9.1 ó superior)  1.52 797 131
Rectificador de media onda con inversión. (Requiere Plataforma MicroSim 6.2 ó superior)  1.52 573 100
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma MicroCAP 9.0 ó superior)  1.52 296 50
Problema propuesto 5.4.7 (Requiere Plataforma OrCAD 9.1 ó superior)  1.52 218 46
Problema propuesto 5.3.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  1.52 185 61
Biestable con sincronismo por flanco (Requiere Plataforma MicroCAP 9.0 ó superior)  1.52 562 135
Interfaz TTL a CMOS mediante resistencia elevadora pull-up (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  1.52 280 52
Monoestable no redisparable. Circuito alternativo (Requiere Plataforma MicroCAP 9.0 ó superior)  1.52 436 88
Estructura interna del decodificador. Demultiplexor de 8 salidas y evolución de las mismas. (Requiere Plataforma MicroCAP 9.0 ó superior)  1.52 588 76
Tablas de resultados a rellenar correspondientes a la práctica 10 (Requiere Plataforma Microsoft Word 97 ó superior)  1.52 645 203
Estructura interna de una unidad aritmético-lógica. Uno lógico. (Requiere Plataforma MicroCAP 9.0 ó superior)  1.52 320 94
Comportamiento de una puerta lógica NOT tres entradas (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  1.52 282 59
Circuito biestable R-S activo al nivel alto. (Requiere Plataforma OrCAD 9.1 ó superior)  1.52 344 58
Problema propuesto 7.7 (Requiere Plataforma OrCAD 9.1 ó superior)  1.52 243 81
Problema propuesto 7.3 (Requiere Plataforma OrCAD 9.1 ó superior)  1.52 233 63

Página 6 de 36

Páginas:    «primera ‹anterior  1 2 3 4 5 6 7 8 9 10 11 12 13 14 15  siguiente › última »