Search Results (All Fields:"plataforma", Display Type:"Objeto de aprendizaje")

Resultados de la Navegación (1759)

RSS para este conjunto de resultadosRSS para este conjunto de resultados

Página 5 de 36

Páginas:    «primera ‹anterior  1 2 3 4 5 6 7 8 9 10 11 12 13 14  siguiente › última »

  Search Relevance Visitas Descargas
Registro universal de desplazamiento de 4 bits (Requiere Plataforma N/D)  3.31 1277 216
Problema propuesto 4.8.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  3.31 222 66
Tablas de resultados a rellenar correspondientes a la práctica 6 (Requiere Plataforma Microsoft Word 97 ó superior)  3.31 612 167
Circuito biestable J-K síncrono activo por flanco de bajada. (Requiere Plataforma OrCAD 9.1 ó superior)  3.31 286 67
Estructura interna del sumador total. Asociación serie (Requiere Plataforma MicroCAP 9.0 ó superior)  3.31 610 119
Decodificador 2-4 (soluc. alternativa) (Requiere Plataforma OrCAD 9.1 ó superior)  3.31 316 79
Problema propuesto 5.18 (Requiere Plataforma MicroCAP 9.0 ó superior)  3.31 222 67
Comportamiento de una puerta lógica XOR (tabla de verdad). (soluc. alternativa) (Requiere Plataforma OrCAD 9.1 ó superior)  3.31 411 50
Interfaz HC a CMOS mediante puerta en drenador abierto y pull-up (Requiere Plataforma OrCAD 9.1 ó superior)  3.31 237 67
Simplificación de una función de cuatro variables (circuito lógico) (Requiere Plataforma MicroCAP 9.0 ó superior)  3.31 280 64
Estructura interna del codificador sin prioridad. Codificador 8 a 3 activo con nivel bajo. (Requiere Plataforma MicroCAP 9.0 ó superior)  3.31 250 62
Tablas de resultados a rellenar correspondientes a la práctica 7 (Requiere Plataforma Adobe Reader 5.0 ó superior)  3.31 543 140
Circuito biestable J-K síncrono activo por flanco de bajada. (Requiere Plataforma OrCAD 9.1 ó superior)  3.31 308 64
ADC instantáneo de 3 bits (Requiere Plataforma OrCAD 9.1 ó superior)  3.31 451 81
Puertas inversoras de distintas subfamilias (soluc. alternativa 2) (Requiere Plataforma OrCAD 9.1 ó superior)  3.31 205 47
Configuración alternativa para el oscilador de cambio de fase. (Requiere Plataforma MicroSim 6.2 ó superior)  3.31 418 84
Estructura interna del codificador sin prioridad. Codificador 8 a 3 activo con nivel alto (I1). (Requiere Plataforma MicroCAP 9.0 ó superior)  3.31 332 66
Circuito combinacional que detecta la igualdad de dos números de dos bits cada uno. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  3.31 277 71
Interfaz HC a CMOS mediante puerta en drenador abierto y pull-up (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  3.31 234 48
Problema propuesto 5.5.2 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  3.31 243 69
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma OrCAD 9.1 ó superior)  3.31 451 73
Amplificador inversor de ganancia elevada (Requiere Plataforma MicroCAP 9.0 ó superior)  3.31 682 136
Monoestable redisparable. (Requiere Plataforma MicroSim 6.2 ó superior)  3.31 398 95
Estructura interna del codificador sin prioridad. Codificador 8 a 3 activo con nivel alto . (Requiere Plataforma MicroCAP 9.0 ó superior)  3.31 259 70
Problema propuesto 5.4.3 (soluc. alternativa simplificada) (Requiere Plataforma MicroCAP 9.0 ó superior)  3.31 197 60
Circuito biestable D síncrono activo por flanco de subida. (Requiere Plataforma OrCAD 9.1 ó superior)  3.31 301 57
Comparador con histéresis asimétrico (Requiere Plataforma OrCAD 9.1 ó superior)  3.31 797 131
Rectificador de media onda con inversión. (Requiere Plataforma MicroSim 6.2 ó superior)  3.31 573 100
Problema propuesto 5.4.7 (Requiere Plataforma OrCAD 9.1 ó superior)  3.31 218 46
Problema propuesto 5.3.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  3.31 185 61
Biestable con sincronismo por flanco (Requiere Plataforma MicroCAP 9.0 ó superior)  3.31 562 135
Estructura interna del decodificador. Demultiplexor de 8 salidas y evolución de las mismas. (Requiere Plataforma MicroCAP 9.0 ó superior)  3.31 588 76
Tablas de resultados a rellenar correspondientes a la práctica 10 (Requiere Plataforma Microsoft Word 97 ó superior)  3.31 645 203
Estructura interna de una unidad aritmético-lógica. Uno lógico. (Requiere Plataforma MicroCAP 9.0 ó superior)  3.31 320 94
Comportamiento de una puerta lógica NOT tres entradas (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  3.31 282 59
Problema propuesto 7.7 (Requiere Plataforma OrCAD 9.1 ó superior)  3.31 243 81
Problema propuesto 7.3 (Requiere Plataforma OrCAD 9.1 ó superior)  3.31 233 63
Sumador paralelo con acarreo mixto. (Requiere Plataforma OrCAD 9.1 ó superior)  3.31 306 86
Oscilador en puente de Wien. Modificación. (Requiere Plataforma MicroCAP 9.0 ó superior)  3.31 392 60
Estructura interna de una unidad aritmético-lógica. Operación A+A. (Requiere Plataforma MicroCAP 9.0 ó superior)  3.31 267 62
Amplificador en emisor común con carga pasiva. (Requiere Plataforma MicroCAP 9.0 ó superior)  3.31 701 136
Problema propuesto 4.7.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  3.31 206 68
Circuito lógico de un generador de paridad (Requiere Plataforma OrCAD 9.1 ó superior)  3.31 292 69
ADC por aproximaciones sucesivas. (Requiere Plataforma OrCAD 9.1 ó superior)  3.31 703 91
Problema propuesto 4.18.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  3.31 199 72
Estructura interna del decodificador. Decodificador 2 a 4 deshabilitado. (Requiere Plataforma MicroCAP 9.0 ó superior)  3.31 310 81
Rectificador de doble onda (Requiere Plataforma MicroCAP 9.0 ó superior)  3.31 382 83
Problema propuesto 7.10 (Requiere Plataforma OrCAD 9.1 ó superior)  3.31 201 61
DAC de 8 bits de resistencias ponderadas1 (Requiere Plataforma OrCAD 9.1 ó superior)  3.31 245 66
Problema propuesto 7.3.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  3.31 228 56

Página 5 de 36

Páginas:    «primera ‹anterior  1 2 3 4 5 6 7 8 9 10 11 12 13 14  siguiente › última »