Search Results (All Fields:"plataforma", Display Type:"Objeto de aprendizaje")

Resultados de la Navegación (1759)

RSS para este conjunto de resultadosRSS para este conjunto de resultados

Página 2 de 36

Páginas:    «primera ‹anterior  1 2 3 4 5 6 7 8 9 10 11  siguiente › última »

  Search Relevance Visitas Descargas
Problema propuesto 5.15.1 (Requiere Plataforma OrCAD 9.1 ó superior)  3.32 209 67
Circuito biestable R-S activo al nivel bajo. (Requiere Plataforma MicroCAP 9.0 ó superior)  3.32 307 71
Sumador/Restador. Sumador/Restador de 4 dígitos con signo en complemento a 2. (Requiere Plataforma MicroCAP 9.0 ó superior)  3.32 512 121
Problema propuesto 8.4 (Requiere Plataforma MicroCAP 9.0 ó superior)  3.32 280 81
Circuito biestable J-K síncrono activo por flanco de bajada. (Requiere Plataforma OrCAD 9.1 ó superior)  3.32 311 79
Problema propuesto 5.6.2 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  3.32 191 60
Problema propuesto 5.5.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  3.32 199 54
Interfaz TTL a CMOS mediante resistencia elevadora pull-up (Requiere Plataforma MicroCAP 9.0 ó superior)  3.32 287 49
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma OrCAD 9.1 ó superior)  3.32 354 61
Problema propuesto 5.7.2 (Requiere Plataforma OrCAD 9.1 ó superior)  3.32 199 64
Estructura interna de una unidad aritmético-lógica. Esquema del diagrama lógico. (Requiere Plataforma MicroCAP 9.0 ó superior)  3.32 333 77
Fuentes dependientes. Fuente triangular dependiente de tensión (VCO Triangular). (Requiere Plataforma Electronics Workbench 5.1 ó superior)  3.32 247 78
Problema propuesto 4.19.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  3.32 201 62
Problema propuesto 6.6 (Requiere Plataforma OrCAD 9.1 ó superior)  3.32 188 73
Problema propuesto 5.10 (soluc. alternativa simplificada) (Requiere Plataforma MicroCAP 9.0 ó superior)  3.32 216 61
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma OrCAD 9.1 ó superior)  3.32 334 52
Estructura interna de una unidad aritmético-lógica (Requiere Plataforma MicroCAP 9.0 ó superior)  3.32 808 155
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  3.32 412 60
Problema propuesto 4.17 (Requiere Plataforma OrCAD 9.1 ó superior)  3.32 234 64
Estructura interna del codificador sin prioridad. Codificador 8 a 3 activo con nivel bajo (I1). (Requiere Plataforma MicroCAP 9.0 ó superior)  3.32 264 70
Amplificador no inversor ante entrada senoidal. (Requiere Plataforma MicroSim 6.2 ó superior)  3.32 631 131
Problema propuesto 4.14.3 (Requiere Plataforma MicroCAP 9.0 ó superior)  3.32 182 62
Circuito biestable T síncrono activo por flanco de bajada. (Requiere Plataforma MicroCAP 9.0 ó superior)  3.32 321 90
Amplificador no inversor de ganancia elevada (Requiere Plataforma MicroCAP 9.0 ó superior)  3.32 650 117
Problema propuesto 7.3.3 (Requiere Plataforma MicroCAP 9.0 ó superior)  3.32 212 61
Registros de desplazamiento. Funcionamiento del registro universal de 4 bits del c.i 74194 (tercer montaje). (Requiere Plataforma MicroCAP 9.0 ó superior)  3.32 833 119
Problema propuesto 4.6 (Requiere Plataforma OrCAD 9.1 ó superior)  3.32 206 76
Comportamiento de una puerta lógica NOT tres entradas (tabla de verdad). (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  3.32 219 64
Circuito generador/detector de paridad CI 74180 (2º caso) (Requiere Plataforma OrCAD 9.1 ó superior)  3.32 624 95
Problema propuesto 5.6.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  3.32 222 74
Circuito lógico de un generador de paridad de 8 bits (segunda configuración) (Requiere Plataforma OrCAD 9.1 ó superior)  3.32 965 143
Problema propuesto 5.8 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  3.32 223 57
Problema propuesto 5.6.4 (Requiere Plataforma MicroCAP 9.0 ó superior)  3.32 214 66
Problema propuesto 4.8 (soluc. alternativa) (Requiere Plataforma OrCAD 9.1 ó superior)  3.32 242 72
Comparador con histéresis básico (Requiere Plataforma OrCAD 9.1 ó superior)  3.32 736 119
Estructura de un biestable RS-NAND con sincronismo por nivel (Requiere Plataforma MicroCAP 9.0 ó superior)  3.32 590 161
Problema propuesto 4.6 (Requiere Plataforma OrCAD 9.1 ó superior)  3.32 194 72
Complementador a dos (VHDL parte 3). (Requiere Plataforma OrCAD 9.1 ó superior)  3.32 247 56
Comportamiento de una puerta lógica XNOR (tabla de verdad). (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  3.32 297 55
Problema propuesto 5.4.3 (Requiere Plataforma OrCAD 9.1 ó superior)  3.32 231 46
Problema propuesto 5.4.14 (Requiere Plataforma MicroCAP 9.0 ó superior)  3.32 215 62
Problema propuesto 5.7.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  3.32 194 61
ADC bipolar de doble rampa simétrica de 8 bits (Requiere Plataforma OrCAD 9.1 ó superior)  3.32 508 97
DAC de simple rampa de 8 bits (Requiere Plataforma OrCAD 9.1 ó superior)  3.32 304 62
Circuito que permite elegir el nivel activo de una señal. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  3.32 279 60
Estructura interna del codificador sin prioridad (Requiere Plataforma MicroCAP 9.0 ó superior)  3.32 693 130
Circuito que permite el cambio de nivel a flanco de subida activo de una señal. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  3.32 254 52
Problema propuesto 5.4.8 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  3.32 189 65
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma OrCAD 9.1 ó superior)  3.32 319 55
Problema propuesto 6.4.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  3.32 199 59

Página 2 de 36

Páginas:    «primera ‹anterior  1 2 3 4 5 6 7 8 9 10 11  siguiente › última »