Search Results (All Fields:"otherness", isMemberOf:"oaingeec:ing-elec-col-curso2")

Resultados de la Navegación (1491)

RSS para este conjunto de resultadosRSS para este conjunto de resultados

Página 3 de 30

Páginas:    «primera ‹anterior  1 2 3 4 5 6 7 8 9 10 11 12  siguiente › última »

Refinar

  Search Relevance Visitas Descargas
Problema propuesto 5.12 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  2.61 199 62
Problema propuesto 8.6 (Requiere Plataforma OrCAD 9.1 ó superior)  2.61 265 84
Circuito lógico de un generador de paridad de 8 bits (primera configuración) (Requiere Plataforma OrCAD 9.1 ó superior)  2.61 622 127
Problema propuesto 5.4.12 (Requiere Plataforma OrCAD 9.1 ó superior)  2.61 197 54
Circuito sumador completo. (Requiere Plataforma MicroCAP 9.0 ó superior)  2.61 279 62
Implementación de funciones lógicas. Sumador de un bit con el decodificador 74138. (Requiere Plataforma MicroCAP 9.0 ó superior)  2.61 933 158
Circuito que permite el cambio de nivel a flanco de bajada activo de una señal. (Requiere Plataforma MicroCAP 9.0 ó superior)  2.61 244 68
Tablas de resultados a rellenar correspondientes a la práctica 6 (Requiere Plataforma Adobe Reader 5.0 ó superior)  2.61 579 132
Minimización de una función lógica de 3 variables (Requiere Plataforma OrCAD 9.1 ó superior)  2.61 317 57
Estructura interna de una unidad aritmético-lógica. Operación aritmética disminuir uno. (Requiere Plataforma MicroCAP 9.0 ó superior)  2.61 307 78
Circuito biestable R-S activo al nivel bajo. (Requiere Plataforma OrCAD 9.1 ó superior)  2.61 302 65
Comportamiento de una puerta lógica XOR (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  2.61 268 46
Sistema con puertas triestado (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  2.61 213 58
Estructura interna del codificador sin prioridad. Codificador 8 a 3 activo con nivel bajo (I4). (Requiere Plataforma MicroCAP 9.0 ó superior)  2.61 307 76
Comportamiento de una puerta lógica XNOR (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  2.61 297 54
Comportamiento de una puerta lógica XNOR (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  2.61 348 52
Problema propuesto 4.15.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  2.61 203 70
Problema propuesto 5.11 (Requiere Plataforma OrCAD 9.1 ó superior)  2.61 215 65
Problema propuesto 5.9.2 (soluc. alternativa simplificada) (Requiere Plataforma MicroCAP 9.0 ó superior)  2.61 210 63
Problema propuesto 5.6.1 (soluc. alternativa simplificada) (Requiere Plataforma MicroCAP 9.0 ó superior)  2.61 224 65
Estructura interna del codificador sin prioridad. Codificador 8 a 3 activo con nivel alto (I5). (Requiere Plataforma MicroCAP 9.0 ó superior)  2.61 409 85
Problema propuesto 5.3.4 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  2.61 199 60
Problema propuesto 5.4.7 (soluc. alternativa simplificada) (Requiere Plataforma MicroCAP 9.0 ó superior)  2.61 254 62
Problema propuesto 5.4.11 (Requiere Plataforma OrCAD 9.1 ó superior)  2.61 191 52
Circuito biestable T síncrono activo por flanco de bajada. (Requiere Plataforma OrCAD 9.1 ó superior)  2.61 280 69
Comportamiento de una puerta lógica OR tres entradas (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  2.61 288 60
Asociación de sumadores con acarreo anticipado (Requiere Plataforma MicroCAP 9.0 ó superior)  2.61 595 153
Estructura interna de una unidad aritmético-lógica. Operación lógica A negado. (Requiere Plataforma MicroCAP 9.0 ó superior)  2.61 337 95
Problema propuesto 5.7.4 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  2.61 197 69
Problema propuesto 5.9.1 (soluc. alternativa simplificada) (Requiere Plataforma MicroCAP 9.0 ó superior)  2.61 201 61
Problema propuesto 4.2 (Requiere Plataforma OrCAD 9.1 ó superior)  2.61 210 67
Problema propuesto 5.4.8 (Requiere Plataforma MicroCAP 9.0 ó superior)  2.61 235 64
Problema propuesto 7.8 (soluc. alternativa 2) (Requiere Plataforma OrCAD 9.1 ó superior)  2.61 265 69
Problema propuesto 7.1 (Requiere Plataforma OrCAD 9.1 ó superior)  2.61 241 82
Problema propuesto 5.13.c2 (Requiere Plataforma MicroCAP 9.0 ó superior)  2.61 249 62
Problema propuesto 4.3 (Requiere Plataforma OrCAD 9.1 ó superior)  2.61 226 61
Circuito biestable R-S síncrono activo por nivel..2 (Requiere Plataforma OrCAD 9.1 ó superior)  2.61 362 70
Problema propuesto 4.18.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  2.61 192 67
Problema propuesto 5.11 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  2.61 232 69
Problema propuesto 4.7 (Requiere Plataforma OrCAD 9.1 ó superior)  2.61 203 60
Problema propuesto 5.8 (Requiere Plataforma MicroCAP 9.0 ó superior)  2.61 226 74
Problema propuesto 4.4.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  2.61 180 60
Circuito lógico de un comparador de 2 bits (soluc. alternativa 3) (Requiere Plataforma OrCAD 9.1 ó superior)  2.61 361 68
Multivibrador astable integrado basado en el circuito integrado 555. (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  2.61 520 74
Problema propuesto 5.12 (Requiere Plataforma MicroCAP 9.0 ó superior)  2.61 179 62
Descripción funcional mediante VHDL de un sumador completo (Requiere Plataforma OrCAD 9.1 ó superior)  2.61 284 68
Problema propuesto 5.4.5 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  2.61 273 64
Problema propuesto 5.13.c3 (Requiere Plataforma MicroCAP 9.0 ó superior)  2.61 216 67
Problema propuesto 5.9.4 (Requiere Plataforma MicroCAP 9.0 ó superior)  2.61 201 72
Problema propuesto 5.15.1 (Requiere Plataforma OrCAD 9.1 ó superior)  2.61 209 67

Página 3 de 30

Páginas:    «primera ‹anterior  1 2 3 4 5 6 7 8 9 10 11 12  siguiente › última »