Search Results (All Fields:"objectivity", isMemberOf:"oaingeec:ing-elec-col-e986be1262dcf896f5680312.e08c816")

Resultados de la Navegación (1845)

RSS para este conjunto de resultadosRSS para este conjunto de resultados

Página 5 de 37

Páginas:    «primera ‹anterior  1 2 3 4 5 6 7 8 9 10 11 12 13 14  siguiente › última »

Refinar

  Search Relevance Visitas Descargas
Comportamiento de una puerta lógica XOR (tabla de verdad). (soluc. alternativa) (Requiere Plataforma OrCAD 9.1 ó superior)  7.04 411 50
Interfaz HC a CMOS mediante puerta en drenador abierto y pull-up (Requiere Plataforma OrCAD 9.1 ó superior)  7.04 237 67
Estructura interna del codificador sin prioridad. Codificador 8 a 3 activo con nivel bajo. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.04 250 62
Tablas de resultados a rellenar correspondientes a la práctica 7 (Requiere Plataforma Adobe Reader 5.0 ó superior)  7.04 543 140
Circuito biestable J-K síncrono activo por flanco de bajada. (Requiere Plataforma OrCAD 9.1 ó superior)  7.04 308 64
ADC instantáneo de 3 bits (Requiere Plataforma OrCAD 9.1 ó superior)  7.04 451 81
Circuito combinacional que detecta la igualdad de dos números de dos bits cada uno. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  7.04 277 71
Interfaz HC a CMOS mediante puerta en drenador abierto y pull-up (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.04 234 48
Problema propuesto 5.5.2 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.04 243 69
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma OrCAD 9.1 ó superior)  7.04 451 73
Monoestable redisparable. (Requiere Plataforma MicroSim 6.2 ó superior)  7.04 398 95
Estructura interna del codificador sin prioridad. Codificador 8 a 3 activo con nivel alto . (Requiere Plataforma MicroCAP 9.0 ó superior)  7.04 259 70
Circuito biestable D síncrono activo por flanco de subida. (Requiere Plataforma OrCAD 9.1 ó superior)  7.04 301 57
Comparador con histéresis asimétrico (Requiere Plataforma OrCAD 9.1 ó superior)  7.04 797 131
Rectificador de media onda con inversión. (Requiere Plataforma MicroSim 6.2 ó superior)  7.04 573 100
Problema propuesto 5.4.7 (Requiere Plataforma OrCAD 9.1 ó superior)  7.04 218 46
Problema propuesto 5.3.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.04 185 61
Biestable con sincronismo por flanco (Requiere Plataforma MicroCAP 9.0 ó superior)  7.04 562 135
Estructura interna del decodificador. Demultiplexor de 8 salidas y evolución de las mismas. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.04 588 76
Comportamiento de una puerta lógica NOT tres entradas (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  7.04 282 59
Problema propuesto 7.7 (Requiere Plataforma OrCAD 9.1 ó superior)  7.04 243 81
Estructura interna de una unidad aritmético-lógica. Operación A+A. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.04 267 62
Problema propuesto 4.7.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.04 206 68
Circuito lógico de un generador de paridad (Requiere Plataforma OrCAD 9.1 ó superior)  7.04 292 69
ADC por aproximaciones sucesivas. (Requiere Plataforma OrCAD 9.1 ó superior)  7.04 703 91
Estructura interna del decodificador. Decodificador 2 a 4 deshabilitado. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.04 310 81
DAC de 8 bits de resistencias ponderadas1 (Requiere Plataforma OrCAD 9.1 ó superior)  7.04 245 66
Problema propuesto 7.3.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.04 228 56
Verificación de la propiedad distributiva en una puerta de 3 entradas (Requiere Plataforma OrCAD 9.1 ó superior)  7.04 946 157
Problema propuesto 8.3.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.04 268 68
Problema propuesto 5.11 (soluc. alternativa simplificada) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.04 220 76
Estructura interna de una unidad aritmético-lógica. Operación A-1. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.04 251 70
Problema propuesto 4.17 (Requiere Plataforma OrCAD 9.1 ó superior)  7.04 204 67
Problema propuesto 5.9.3 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.04 195 57
Problema propuesto 5.3 (Requiere Plataforma OrCAD 9.1 ó superior)  7.04 222 59
Problema propuesto 5.11 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.04 226 60
ADC instantáneo de 3 bits.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.04 738 93
Problema propuesto 5.9.3 (Requiere Plataforma OrCAD 9.1 ó superior)  7.04 201 56
Circuito biestable R-S síncrono activo por nivel. (Requiere Plataforma OrCAD 9.1 ó superior)  7.04 305 63
Simulación de un circuito cerrojo. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.04 234 51
Comportamiento de una puerta lógica OR tres entradas (tabla de verdad). (Requiere Plataforma MicroCAP 9.0 ó superior)  7.04 211 49
Problema propuesto 5.5.2 (soluc. alternativa simplificada) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.04 214 77
Estructura interna del decodificador (Requiere Plataforma MicroCAP 9.0 ó superior)  7.04 788 134
Problema propuesto 4.17.4 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.04 223 67
Comparador con histéresis básico (Requiere Plataforma MicroCAP 9.0 ó superior)  7.04 552 83
DAC de simple rampa de 8 bits (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.04 243 73
Circuito que permite elegir el nivel activo de una señal. (Requiere Plataforma OrCAD 9.1 ó superior)  7.04 276 61
Circuito biestable R-S síncrono activo por nivel. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.04 308 65
Problema propuesto 5.6.3 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.04 202 73
Display de 7 segmentos (Requiere Plataforma OrCAD 9.1 ó superior)  7.04 1095 299

Página 5 de 37

Páginas:    «primera ‹anterior  1 2 3 4 5 6 7 8 9 10 11 12 13 14  siguiente › última »