Search Results (All Fields:"http://udcdata.info/042064", isMemberOf:"oaingeec:ing-elec-col-curso2")

Resultados de la Navegación (1490)

RSS para este conjunto de resultadosRSS para este conjunto de resultados

Página 4 de 30

Páginas:    «primera ‹anterior  1 2 3 4 5 6 7 8 9 10 11 12 13  siguiente › última »

Refinar

  Search Relevance Visitas Descargas
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma OrCAD 9.1 ó superior)  2.62 334 52
Estructura interna de una unidad aritmético-lógica (Requiere Plataforma MicroCAP 9.0 ó superior)  2.62 808 155
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  2.62 412 60
Problema propuesto 4.17 (Requiere Plataforma OrCAD 9.1 ó superior)  2.62 234 64
Estructura interna del codificador sin prioridad. Codificador 8 a 3 activo con nivel bajo (I1). (Requiere Plataforma MicroCAP 9.0 ó superior)  2.62 264 70
Amplificador no inversor ante entrada senoidal. (Requiere Plataforma MicroSim 6.2 ó superior)  2.62 631 131
Circuito biestable T síncrono activo por flanco de bajada. (Requiere Plataforma MicroCAP 9.0 ó superior)  2.62 321 90
Amplificador no inversor de ganancia elevada (Requiere Plataforma MicroCAP 9.0 ó superior)  2.62 650 117
Problema propuesto 7.3.3 (Requiere Plataforma MicroCAP 9.0 ó superior)  2.62 212 61
Registros de desplazamiento. Funcionamiento del registro universal de 4 bits del c.i 74194 (tercer montaje). (Requiere Plataforma MicroCAP 9.0 ó superior)  2.62 833 119
Problema propuesto 4.6 (Requiere Plataforma OrCAD 9.1 ó superior)  2.62 206 76
Comportamiento de una puerta lógica NOT tres entradas (tabla de verdad). (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  2.62 219 64
Circuito generador/detector de paridad CI 74180 (2º caso) (Requiere Plataforma OrCAD 9.1 ó superior)  2.62 624 95
Problema propuesto 5.6.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  2.62 222 74
Circuito lógico de un generador de paridad de 8 bits (segunda configuración) (Requiere Plataforma OrCAD 9.1 ó superior)  2.62 965 143
Problema propuesto 5.8 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  2.62 223 57
Problema propuesto 5.6.4 (Requiere Plataforma MicroCAP 9.0 ó superior)  2.62 214 66
Problema propuesto 4.8 (soluc. alternativa) (Requiere Plataforma OrCAD 9.1 ó superior)  2.62 242 72
Comparador con histéresis básico (Requiere Plataforma OrCAD 9.1 ó superior)  2.62 736 119
Estructura de un biestable RS-NAND con sincronismo por nivel (Requiere Plataforma MicroCAP 9.0 ó superior)  2.62 590 161
Problema propuesto 4.6 (Requiere Plataforma OrCAD 9.1 ó superior)  2.62 194 72
Complementador a dos (VHDL parte 3). (Requiere Plataforma OrCAD 9.1 ó superior)  2.62 247 56
Comportamiento de una puerta lógica XNOR (tabla de verdad). (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  2.62 297 55
Problema propuesto 5.4.3 (Requiere Plataforma OrCAD 9.1 ó superior)  2.62 231 46
Problema propuesto 5.4.14 (Requiere Plataforma MicroCAP 9.0 ó superior)  2.62 215 62
Problema propuesto 5.7.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  2.62 194 61
ADC bipolar de doble rampa simétrica de 8 bits (Requiere Plataforma OrCAD 9.1 ó superior)  2.62 508 97
DAC de simple rampa de 8 bits (Requiere Plataforma OrCAD 9.1 ó superior)  2.62 304 62
Circuito que permite elegir el nivel activo de una señal. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  2.62 279 60
Estructura interna del codificador sin prioridad (Requiere Plataforma MicroCAP 9.0 ó superior)  2.62 693 130
Circuito que permite el cambio de nivel a flanco de subida activo de una señal. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  2.62 254 52
Problema propuesto 5.4.8 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  2.62 189 65
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma OrCAD 9.1 ó superior)  2.62 319 55
Problema propuesto 6.4.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  2.62 199 59
Circuito biestable D síncrono activo por flanco de subida. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  2.62 345 68
C.I. 555 como astable (Requiere Plataforma MicroCAP 9.0 ó superior)  2.62 536 131
Circuito biestable R-S síncrono activo por nivel. (Requiere Plataforma OrCAD 9.1 ó superior)  2.62 286 68
Comportamiento de una puerta lógica OR tres entradas (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  2.62 240 46
Estructura interna de una unidad aritmético-lógica. Operación aritmética A+A·B. (Requiere Plataforma MicroCAP 9.0 ó superior)  2.62 318 72
Problema propuesto 8.1.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  2.62 192 60
Circuito generador/detector de paridad CI 74180 (Requiere Plataforma OrCAD 9.1 ó superior)  2.62 934 145
Problema propuesto 5.6.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  2.62 201 56
Tablas de resultados a rellenar correspondientes a la práctica 11 (Requiere Plataforma Microsoft Word 97 ó superior)  2.62 621 155
Problema propuesto 4.16.2 (Requiere Plataforma OrCAD 9.1 ó superior)  2.62 226 78
Fuentes dependientes. Fuente polinomial. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  2.62 246 66
Empleo del decodificador como demultiplexor. Tabla de verdad de un demultiplexor de 8 salidas [3]. (Requiere Plataforma MicroCAP 9.0 ó superior)  2.62 317 75
Comportamiento de una puerta lógica XOR (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  2.62 324 44
Tablas de resultados a rellenar correspondientes a la práctica 4 (Requiere Plataforma Microsoft Word 97 ó superior)  2.62 684 170
Problema propuesto 5.10 (soluc. alternativa simplificada) (Requiere Plataforma MicroCAP 9.0 ó superior)  2.62 204 63
Amplificador no inversor de ganancia elevada. (Requiere Plataforma MicroSim 6.2 ó superior)  2.62 640 134

Página 4 de 30

Páginas:    «primera ‹anterior  1 2 3 4 5 6 7 8 9 10 11 12 13  siguiente › última »