Search Results (All Fields:"digitalization")

Resultados de la Navegación (2373)

RSS para este conjunto de resultadosRSS para este conjunto de resultados

Página 7 de 48

Páginas:    «primera ‹anterior  1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16  siguiente › última »

  Search Relevance Visitas Descargas
Estructura interna del codificador sin prioridad. Codificador 8 a 3 activo con nivel bajo (I1). (Requiere Plataforma MicroCAP 9.0 ó superior)  0.58 264 70
Circuito biestable T síncrono activo por flanco de bajada. (Requiere Plataforma MicroCAP 9.0 ó superior)  0.58 321 90
Problema propuesto 7.3.3 (Requiere Plataforma MicroCAP 9.0 ó superior)  0.58 212 61
Problema propuesto 4.6 (Requiere Plataforma OrCAD 9.1 ó superior)  0.58 206 76
Comportamiento de una puerta lógica NOT tres entradas (tabla de verdad). (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  0.58 219 64
Circuito generador/detector de paridad CI 74180 (2º caso) (Requiere Plataforma OrCAD 9.1 ó superior)  0.58 624 95
Problema propuesto 5.6.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  0.58 222 74
Circuito lógico de un generador de paridad de 8 bits (segunda configuración) (Requiere Plataforma OrCAD 9.1 ó superior)  0.58 965 143
Problema propuesto 5.8 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  0.58 223 57
Problema propuesto 5.6.4 (Requiere Plataforma MicroCAP 9.0 ó superior)  0.58 214 66
Problema propuesto 4.8 (soluc. alternativa) (Requiere Plataforma OrCAD 9.1 ó superior)  0.58 242 72
Estructura de un biestable RS-NAND con sincronismo por nivel (Requiere Plataforma MicroCAP 9.0 ó superior)  0.58 590 161
Problema propuesto 4.6 (Requiere Plataforma OrCAD 9.1 ó superior)  0.58 194 72
Complementador a dos (VHDL parte 3). (Requiere Plataforma OrCAD 9.1 ó superior)  0.58 247 56
Problema propuesto 5.4.14 (Requiere Plataforma MicroCAP 9.0 ó superior)  0.58 215 62
ADC bipolar de doble rampa simétrica de 8 bits (Requiere Plataforma OrCAD 9.1 ó superior)  0.58 508 97
DAC de simple rampa de 8 bits (Requiere Plataforma OrCAD 9.1 ó superior)  0.58 304 62
Circuito que permite elegir el nivel activo de una señal. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  0.58 279 60
Estructura interna del codificador sin prioridad (Requiere Plataforma MicroCAP 9.0 ó superior)  0.58 693 130
Problema propuesto 5.4.8 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  0.58 189 65
Problema propuesto 6.4.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  0.58 199 59
Circuito biestable D síncrono activo por flanco de subida. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  0.58 345 68
Comportamiento de una puerta lógica OR tres entradas (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  0.58 240 46
Estructura interna de una unidad aritmético-lógica. Operación aritmética A+A·B. (Requiere Plataforma MicroCAP 9.0 ó superior)  0.58 318 72
Problema propuesto 8.1.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  0.58 192 60
Circuito generador/detector de paridad CI 74180 (Requiere Plataforma OrCAD 9.1 ó superior)  0.58 934 145
Problema propuesto 5.6.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  0.58 201 56
Tablas de resultados a rellenar correspondientes a la práctica 11 (Requiere Plataforma Microsoft Word 97 ó superior)  0.58 621 155
Problema propuesto 4.16.2 (Requiere Plataforma OrCAD 9.1 ó superior)  0.58 226 78
Fuentes dependientes. Fuente polinomial. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  0.58 246 66
Empleo del decodificador como demultiplexor. Tabla de verdad de un demultiplexor de 8 salidas [3]. (Requiere Plataforma MicroCAP 9.0 ó superior)  0.58 317 75
Comportamiento de una puerta lógica XOR (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  0.58 324 44
Problema propuesto 5.10 (soluc. alternativa simplificada) (Requiere Plataforma MicroCAP 9.0 ó superior)  0.58 204 63
Circuito sumador-restador de 4 bits (Requiere Plataforma MicroCAP 9.0 ó superior)  0.58 340 90
Problema propuesto 5.4.10 (Requiere Plataforma MicroCAP 9.0 ó superior)  0.58 170 58
Circuito biestable T síncrono activo por flanco de bajada. (Requiere Plataforma OrCAD 9.1 ó superior)  0.58 353 47
Circuito biestable R-S síncrono activo por nivel..1 (Requiere Plataforma OrCAD 9.1 ó superior)  0.58 419 54
Problema propuesto 7.1.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  0.58 266 67
Problema propuesto 8.3.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  0.58 194 68
Problema propuesto 7.7.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  0.58 193 63
Problema propuesto 7.1.3 (Requiere Plataforma MicroCAP 9.0 ó superior)  0.58 195 56
Problema propuesto 6.4.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  0.58 258 63
Problema propuesto 5.13.g1 (Requiere Plataforma MicroCAP 9.0 ó superior)  0.58 190 54
Problema propuesto 5.13.c6 (Requiere Plataforma MicroCAP 9.0 ó superior)  0.58 205 75
Problema propuesto 5.7.3 (Requiere Plataforma MicroCAP 9.0 ó superior)  0.58 231 69
Problema propuesto 5.5.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  0.58 184 59
Problema propuesto 5.4.10 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  0.58 194 61
Problema propuesto 4.17.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  0.58 232 64
Problema propuesto 4.5.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  0.58 211 66
Problema propuesto 5.4.10 (Requiere Plataforma OrCAD 9.1 ó superior)  0.58 203 54

Página 7 de 48

Páginas:    «primera ‹anterior  1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16  siguiente › última »