Search Results (All Fields:"digital", isMemberOf:"oaingeec:ing-elec-col-e986be1262dcf896f5680312.e08c816")

Resultados de la Navegación (1845)

RSS para este conjunto de resultadosRSS para este conjunto de resultados

Página 3 de 37

Páginas:    «primera ‹anterior  1 2 3 4 5 6 7 8 9 10 11 12  siguiente › última »

Refinar

  Search Relevance Visitas Descargas
Fuentes y generadores de alterna. Fuente de tensión senoidal con cpte. contínua externa. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  6.91 273 71
Problema propuesto 8.4 (Requiere Plataforma MicroCAP 9.0 ó superior)  6.91 280 81
Circuito biestable J-K síncrono activo por flanco de bajada. (Requiere Plataforma OrCAD 9.1 ó superior)  6.91 311 79
Problema propuesto 5.6.2 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  6.91 191 60
Problema propuesto 5.5.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  6.91 199 54
Interfaz TTL a CMOS mediante resistencia elevadora pull-up (Requiere Plataforma MicroCAP 9.0 ó superior)  6.91 287 49
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma OrCAD 9.1 ó superior)  6.91 354 61
Problema propuesto 5.7.2 (Requiere Plataforma OrCAD 9.1 ó superior)  6.91 199 64
Circuito que permite el cambio de nivel a flanco de subida activo de una señal. (Requiere Plataforma MicroCAP 9.0 ó superior)  6.91 277 58
Problema propuesto 5.4.7 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  6.91 183 70
Enunciados correspondientes a la práctica 11 (Requiere Plataforma Adobe Reader 5.0 ó superior)  6.91 659 680
Estructura interna de una unidad aritmético-lógica. Esquema del diagrama lógico. (Requiere Plataforma MicroCAP 9.0 ó superior)  6.91 333 77
Fuentes dependientes. Fuente triangular dependiente de tensión (VCO Triangular). (Requiere Plataforma Electronics Workbench 5.1 ó superior)  6.91 247 78
Problema propuesto 7.2.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  6.91 191 54
Diseño de sistemas secuenciales (Requiere Plataforma MicroCAP 9.0 ó superior)  6.91 544 116
Problema propuesto 4.19.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  6.91 201 62
Problema propuesto 6.6 (Requiere Plataforma OrCAD 9.1 ó superior)  6.91 188 73
Problema propuesto 5.4.4 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  6.91 215 71
Problema propuesto 5.10 (soluc. alternativa simplificada) (Requiere Plataforma MicroCAP 9.0 ó superior)  6.91 216 61
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma OrCAD 9.1 ó superior)  6.91 334 52
Estructura interna de una unidad aritmético-lógica (Requiere Plataforma MicroCAP 9.0 ó superior)  6.91 808 155
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  6.91 412 60
Problema propuesto 4.17 (Requiere Plataforma OrCAD 9.1 ó superior)  6.91 234 64
Estructura interna del codificador sin prioridad. Codificador 8 a 3 activo con nivel bajo (I1). (Requiere Plataforma MicroCAP 9.0 ó superior)  6.91 264 70
Problema propuesto 4.14.3 (Requiere Plataforma MicroCAP 9.0 ó superior)  6.91 182 62
Circuito biestable T síncrono activo por flanco de bajada. (Requiere Plataforma MicroCAP 9.0 ó superior)  6.91 321 90
Problema propuesto 7.3.3 (Requiere Plataforma MicroCAP 9.0 ó superior)  6.91 212 61
Registros de desplazamiento. Funcionamiento del registro universal de 4 bits del c.i 74194 (tercer montaje). (Requiere Plataforma MicroCAP 9.0 ó superior)  6.91 833 119
Fuentes analógicas. Fuente de tensión continua. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  6.91 334 104
Problema propuesto 4.6 (Requiere Plataforma OrCAD 9.1 ó superior)  6.91 206 76
Comportamiento de una puerta lógica NOT tres entradas (tabla de verdad). (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  6.91 219 64
Comportamiento de una puerta lógica XOR (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  6.91 266 52
Circuito generador/detector de paridad CI 74180 (2º caso) (Requiere Plataforma OrCAD 9.1 ó superior)  6.91 624 95
Problema propuesto 5.6.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  6.91 222 74
Circuito lógico de un generador de paridad de 8 bits (segunda configuración) (Requiere Plataforma OrCAD 9.1 ó superior)  6.91 965 143
Problema propuesto 5.8 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  6.91 223 57
Circuito combinacional que detecta la igualdad de dos números de 2 bits cada uno.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  6.91 242 90
Problema propuesto 5.6.4 (Requiere Plataforma MicroCAP 9.0 ó superior)  6.91 214 66
Problema propuesto 4.8 (soluc. alternativa) (Requiere Plataforma OrCAD 9.1 ó superior)  6.91 242 72
Estructura de un biestable RS-NAND con sincronismo por nivel (Requiere Plataforma MicroCAP 9.0 ó superior)  6.91 590 161
Problema propuesto 4.6 (Requiere Plataforma OrCAD 9.1 ó superior)  6.91 194 72
Problema propuesto 4.19 (Requiere Plataforma OrCAD 9.1 ó superior)  6.91 199 54
Complementador a dos (VHDL parte 3). (Requiere Plataforma OrCAD 9.1 ó superior)  6.91 247 56
Enunciados correspondientes a la práctica 6 (Requiere Plataforma Adobe Reader 5.0 ó superior)  6.91 622 3502
Comportamiento de una puerta lógica XNOR (tabla de verdad). (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  6.91 297 55
Problema propuesto 5.4.3 (Requiere Plataforma OrCAD 9.1 ó superior)  6.91 231 46
Problema propuesto 5.4.14 (Requiere Plataforma MicroCAP 9.0 ó superior)  6.91 215 62
Problema propuesto 5.7.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  6.91 194 61
ADC bipolar de doble rampa simétrica de 8 bits (Requiere Plataforma OrCAD 9.1 ó superior)  6.91 508 97
DAC de simple rampa de 8 bits (Requiere Plataforma OrCAD 9.1 ó superior)  6.91 304 62

Página 3 de 37

Páginas:    «primera ‹anterior  1 2 3 4 5 6 7 8 9 10 11 12  siguiente › última »