Search Results (All Fields:"digital", Keywords:"Electrónica", isMemberOf:"oaingeec:ing-elec-col-f065d762b0e0c")

Resultados de la Navegación (1844)

RSS para este conjunto de resultadosRSS para este conjunto de resultados

Página 1 de 37

Páginas:    1 2 3 4 5 6 7 8 9 10  siguiente › última »

Refinar

  Search Relevance Visitas Descargas
Derivador (Requiere Plataforma OrCAD 9.1 ó superior)  5.85 635 128
Fuentes con modulación. Fuente de modulación digital de frecuencia (FSK). (Requiere Plataforma Electronics Workbench 5.1 ó superior)  5.68 410 69
Problema propuesto 4.2 (Requiere Plataforma OrCAD 9.1 ó superior)  5.67 214 76
Comportamiento de una puerta lógica NOR tres entradas (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  5.67 269 52
Problema propuesto 4.8 (Requiere Plataforma OrCAD 9.1 ó superior)  5.67 220 64
Fuentes dependientes. Fuente dependiente no lineal. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  5.67 377 68
Problema propuesto 8.6 (Requiere Plataforma OrCAD 9.1 ó superior)  5.67 265 84
Circuito que permite el cambio de nivel a flanco de bajada activo de una señal. (Requiere Plataforma MicroCAP 9.0 ó superior)  5.67 244 68
Tablas de resultados a rellenar correspondientes a la práctica 6 (Requiere Plataforma Adobe Reader 5.0 ó superior)  5.67 579 132
Estructura interna de una unidad aritmético-lógica. Operación aritmética disminuir uno. (Requiere Plataforma MicroCAP 9.0 ó superior)  5.67 307 78
Circuito biestable R-S activo al nivel bajo. (Requiere Plataforma OrCAD 9.1 ó superior)  5.67 302 65
Sistema con puertas triestado (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  5.67 213 58
Comportamiento de una puerta lógica XNOR (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  5.67 297 54
Problema propuesto 5.11 (Requiere Plataforma OrCAD 9.1 ó superior)  5.67 215 65
Problema propuesto 5.6.1 (soluc. alternativa simplificada) (Requiere Plataforma MicroCAP 9.0 ó superior)  5.67 224 65
Estructura interna del codificador sin prioridad. Codificador 8 a 3 activo con nivel alto (I5). (Requiere Plataforma MicroCAP 9.0 ó superior)  5.67 409 85
Problema propuesto 5.4.11 (Requiere Plataforma OrCAD 9.1 ó superior)  5.67 191 52
Asociación de sumadores con acarreo anticipado (Requiere Plataforma MicroCAP 9.0 ó superior)  5.67 595 153
Problema propuesto 5.7.4 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  5.67 197 69
Problema propuesto 5.9.1 (soluc. alternativa simplificada) (Requiere Plataforma MicroCAP 9.0 ó superior)  5.67 201 61
Problema propuesto 5.4.8 (Requiere Plataforma MicroCAP 9.0 ó superior)  5.67 235 64
Problema propuesto 4.4.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  5.67 180 60
Circuito lógico de un comparador de 2 bits (soluc. alternativa 3) (Requiere Plataforma OrCAD 9.1 ó superior)  5.67 361 68
Problema propuesto 5.12 (Requiere Plataforma MicroCAP 9.0 ó superior)  5.67 179 62
Descripción funcional mediante VHDL de un sumador completo (Requiere Plataforma OrCAD 9.1 ó superior)  5.67 284 68
Problema propuesto 5.4.5 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  5.67 273 64
Problema propuesto 5.13.c3 (Requiere Plataforma MicroCAP 9.0 ó superior)  5.67 216 67
Problema propuesto 5.9.4 (Requiere Plataforma MicroCAP 9.0 ó superior)  5.67 201 72
Problema propuesto 5.15.1 (Requiere Plataforma OrCAD 9.1 ó superior)  5.67 209 67
Circuito biestable R-S activo al nivel bajo. (Requiere Plataforma MicroCAP 9.0 ó superior)  5.67 307 71
Problema propuesto 8.4 (Requiere Plataforma MicroCAP 9.0 ó superior)  5.67 280 81
Circuito biestable J-K síncrono activo por flanco de bajada. (Requiere Plataforma OrCAD 9.1 ó superior)  5.67 311 79
Problema propuesto 5.6.2 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  5.67 191 60
Interfaz TTL a CMOS mediante resistencia elevadora pull-up (Requiere Plataforma MicroCAP 9.0 ó superior)  5.67 287 49
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma OrCAD 9.1 ó superior)  5.67 354 61
Problema propuesto 5.7.2 (Requiere Plataforma OrCAD 9.1 ó superior)  5.67 199 64
Estructura interna de una unidad aritmético-lógica. Esquema del diagrama lógico. (Requiere Plataforma MicroCAP 9.0 ó superior)  5.67 333 77
Problema propuesto 4.19.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  5.67 201 62
Problema propuesto 5.10 (soluc. alternativa simplificada) (Requiere Plataforma MicroCAP 9.0 ó superior)  5.67 216 61
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma OrCAD 9.1 ó superior)  5.67 334 52
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  5.67 412 60
Problema propuesto 4.17 (Requiere Plataforma OrCAD 9.1 ó superior)  5.67 234 64
Estructura interna del codificador sin prioridad. Codificador 8 a 3 activo con nivel bajo (I1). (Requiere Plataforma MicroCAP 9.0 ó superior)  5.67 264 70
Circuito biestable T síncrono activo por flanco de bajada. (Requiere Plataforma MicroCAP 9.0 ó superior)  5.67 321 90
Problema propuesto 7.3.3 (Requiere Plataforma MicroCAP 9.0 ó superior)  5.67 212 61
Problema propuesto 4.6 (Requiere Plataforma OrCAD 9.1 ó superior)  5.67 206 76
Comportamiento de una puerta lógica NOT tres entradas (tabla de verdad). (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  5.67 219 64
Circuito generador/detector de paridad CI 74180 (2º caso) (Requiere Plataforma OrCAD 9.1 ó superior)  5.67 624 95
Problema propuesto 5.8 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  5.67 223 57
Problema propuesto 5.6.4 (Requiere Plataforma MicroCAP 9.0 ó superior)  5.67 214 66

Página 1 de 37

Páginas:    1 2 3 4 5 6 7 8 9 10  siguiente › última »