Search Results (All Fields:"CAD", isMemberOf:"oaingeec:ing-elec-col-e986be1262dcf896f5680312.e08c816", Keywords:"http://udcdata.info/042064", Display Type:"Objeto de aprendizaje")

Resultados de la Navegación (595)

RSS para este conjunto de resultadosRSS para este conjunto de resultados

Página 1 de 12

Páginas:    1 2 3 4 5 6 7 8 9 10  siguiente › última »

Refinar

  Search Relevance Visitas Descargas
Problema propuesto 4.15 (Requiere Plataforma OrCAD 9.1 ó superior)  7.71 272 58
Esquema de un contador síncrono comercial (Requiere Plataforma OrCAD 9.1 ó superior)  7.71 361 87
Problema propuesto 4.2 (Requiere Plataforma OrCAD 9.1 ó superior)  7.71 214 76
ADC bipolar de doble rampa simétrica de 8 bits (Requiere Plataforma OrCAD 9.1 ó superior)  7.71 531 103
Problema propuesto 4.3 (Requiere Plataforma OrCAD 9.1 ó superior)  7.71 192 63
Comportamiento de una puerta lógica NOR tres entradas (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  7.71 269 52
Problema propuesto 4.18 (Requiere Plataforma OrCAD 9.1 ó superior)  7.71 227 81
Problema propuesto 4.16 (Requiere Plataforma OrCAD 9.1 ó superior)  7.71 217 68
Problema propuesto 4.8 (Requiere Plataforma OrCAD 9.1 ó superior)  7.71 220 64
Comportamiento de una puerta lógica XOR (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  7.71 284 50
Circuito biestable R-S activo al nivel bajo. (Requiere Plataforma OrCAD 9.1 ó superior)  7.71 259 59
Problema propuesto 5.9.2 (Requiere Plataforma OrCAD 9.1 ó superior)  7.71 260 68
Comportamiento de una puerta lógica XNOR (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  7.71 345 44
Problema propuesto 8.6 (Requiere Plataforma OrCAD 9.1 ó superior)  7.71 265 84
Circuito lógico de un generador de paridad de 8 bits (primera configuración) (Requiere Plataforma OrCAD 9.1 ó superior)  7.71 622 127
Problema propuesto 5.4.12 (Requiere Plataforma OrCAD 9.1 ó superior)  7.71 197 54
Minimización de una función lógica de 3 variables (Requiere Plataforma OrCAD 9.1 ó superior)  7.71 317 57
Circuito biestable R-S activo al nivel bajo. (Requiere Plataforma OrCAD 9.1 ó superior)  7.71 302 65
Comportamiento de una puerta lógica XOR (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  7.71 268 46
Comportamiento de una puerta lógica XNOR (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  7.71 297 54
Comportamiento de una puerta lógica XNOR (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  7.71 348 52
Problema propuesto 5.11 (Requiere Plataforma OrCAD 9.1 ó superior)  7.71 215 65
Problema propuesto 4.5 (Requiere Plataforma OrCAD 9.1 ó superior)  7.71 245 62
Problema propuesto 5.4.11 (Requiere Plataforma OrCAD 9.1 ó superior)  7.71 191 52
Circuito biestable T síncrono activo por flanco de bajada. (Requiere Plataforma OrCAD 9.1 ó superior)  7.71 280 69
Comportamiento de una puerta lógica OR tres entradas (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  7.71 288 60
Problema propuesto 4.2 (Requiere Plataforma OrCAD 9.1 ó superior)  7.71 210 67
Problema propuesto 7.8 (soluc. alternativa 2) (Requiere Plataforma OrCAD 9.1 ó superior)  7.71 265 69
Problema propuesto 7.1 (Requiere Plataforma OrCAD 9.1 ó superior)  7.71 241 82
Problema propuesto 4.3 (Requiere Plataforma OrCAD 9.1 ó superior)  7.71 226 61
Circuito biestable R-S síncrono activo por nivel..2 (Requiere Plataforma OrCAD 9.1 ó superior)  7.71 362 70
Problema propuesto 4.7 (Requiere Plataforma OrCAD 9.1 ó superior)  7.71 203 60
Circuito lógico de un comparador de 2 bits (soluc. alternativa 3) (Requiere Plataforma OrCAD 9.1 ó superior)  7.71 361 68
Descripción funcional mediante VHDL de un sumador completo (Requiere Plataforma OrCAD 9.1 ó superior)  7.71 284 68
Problema propuesto 5.15.1 (Requiere Plataforma OrCAD 9.1 ó superior)  7.71 209 67
Circuito biestable J-K síncrono activo por flanco de bajada. (Requiere Plataforma OrCAD 9.1 ó superior)  7.71 311 79
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma OrCAD 9.1 ó superior)  7.71 354 61
Problema propuesto 5.7.2 (Requiere Plataforma OrCAD 9.1 ó superior)  7.71 199 64
Problema propuesto 6.6 (Requiere Plataforma OrCAD 9.1 ó superior)  7.71 188 73
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma OrCAD 9.1 ó superior)  7.71 334 52
Problema propuesto 4.17 (Requiere Plataforma OrCAD 9.1 ó superior)  7.71 234 64
Problema propuesto 4.6 (Requiere Plataforma OrCAD 9.1 ó superior)  7.71 206 76
Comportamiento de una puerta lógica XOR (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  7.71 266 52
Circuito generador/detector de paridad CI 74180 (2º caso) (Requiere Plataforma OrCAD 9.1 ó superior)  7.71 624 95
Circuito lógico de un generador de paridad de 8 bits (segunda configuración) (Requiere Plataforma OrCAD 9.1 ó superior)  7.71 965 143
Problema propuesto 4.8 (soluc. alternativa) (Requiere Plataforma OrCAD 9.1 ó superior)  7.71 242 72
Problema propuesto 4.6 (Requiere Plataforma OrCAD 9.1 ó superior)  7.71 194 72
Problema propuesto 4.19 (Requiere Plataforma OrCAD 9.1 ó superior)  7.71 199 54
Complementador a dos (VHDL parte 3). (Requiere Plataforma OrCAD 9.1 ó superior)  7.71 247 56
Problema propuesto 5.4.3 (Requiere Plataforma OrCAD 9.1 ó superior)  7.71 231 46

Página 1 de 12

Páginas:    1 2 3 4 5 6 7 8 9 10  siguiente › última »