Search Results (All Fields:"CAD", Date:" [2006\-01\-01T00\:00\:00Z TO 2006\-12\-31T00\:00\:00Z] ", isMemberOf:"oaingeec:ing-elec-col-f065d762b0e0c", Keywords:"http://udcdata.info/042064")

Resultados de la Navegación (575)

RSS para este conjunto de resultadosRSS para este conjunto de resultados

Página 1 de 12

Páginas:    1 2 3 4 5 6 7 8 9 10  siguiente › última »

  Search Relevance Visitas Descargas
Problema propuesto 8.6 (Requiere Plataforma OrCAD 9.1 ó superior)  6.31 265 84
Circuito biestable R-S activo al nivel bajo. (Requiere Plataforma OrCAD 9.1 ó superior)  6.31 302 65
Circuito lógico de un comparador de 2 bits (soluc. alternativa 3) (Requiere Plataforma OrCAD 9.1 ó superior)  6.31 361 68
Descripción funcional mediante VHDL de un sumador completo (Requiere Plataforma OrCAD 9.1 ó superior)  6.31 284 68
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma OrCAD 9.1 ó superior)  6.31 354 61
Problema propuesto 5.7.2 (Requiere Plataforma OrCAD 9.1 ó superior)  6.31 199 64
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma OrCAD 9.1 ó superior)  6.31 334 52
Problema propuesto 4.17 (Requiere Plataforma OrCAD 9.1 ó superior)  6.31 234 64
Problema propuesto 4.6 (Requiere Plataforma OrCAD 9.1 ó superior)  6.31 206 76
Circuito generador/detector de paridad CI 74180 (2º caso) (Requiere Plataforma OrCAD 9.1 ó superior)  6.31 624 95
Problema propuesto 4.8 (soluc. alternativa) (Requiere Plataforma OrCAD 9.1 ó superior)  6.31 242 72
Problema propuesto 4.6 (Requiere Plataforma OrCAD 9.1 ó superior)  6.31 194 72
ADC bipolar de doble rampa simétrica de 8 bits (Requiere Plataforma OrCAD 9.1 ó superior)  6.31 508 97
DAC de simple rampa de 8 bits (Requiere Plataforma OrCAD 9.1 ó superior)  6.31 304 62
Comportamiento de una puerta lógica XOR (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  6.31 324 44
Problema propuesto 4.5 (Requiere Plataforma OrCAD 9.1 ó superior)  6.31 246 66
Problema propuesto 7.1 (Requiere Plataforma OrCAD 9.1 ó superior)  6.31 244 64
Problema propuesto 5.11 (Requiere Plataforma OrCAD 9.1 ó superior)  6.31 230 77
Problema propuesto 4.4 (Requiere Plataforma OrCAD 9.1 ó superior)  6.31 213 55
Problema propuesto 5.4.5 (Requiere Plataforma OrCAD 9.1 ó superior)  6.31 225 69
Problema propuesto 4.18 (Requiere Plataforma OrCAD 9.1 ó superior)  6.31 222 56
Proceso de conversión de expresiones en sumas de productos a puertas NAND. (Requiere Plataforma OrCAD 9.1 ó superior)  6.31 302 55
Problema propuesto 5.14 (Requiere Plataforma OrCAD 9.1 ó superior)  6.31 241 60
Circuito biestable R-S activo al nivel alto..1 (Requiere Plataforma OrCAD 9.1 ó superior)  6.31 334 68
Obtención de las funciones simplificadas f1,f3 y sus circuitos lógicos. (Requiere Plataforma OrCAD 9.1 ó superior)  6.31 237 45
Circuito biestable R-S activo al nivel alto. (Requiere Plataforma OrCAD 9.1 ó superior)  6.31 306 61
Circuito biestable J-K síncrono activo por flanco de bajada..1 (Requiere Plataforma OrCAD 9.1 ó superior)  6.31 373 57
Puertas inversoras de distintas subfamilias (soluc. alternativa) (Requiere Plataforma OrCAD 9.1 ó superior)  6.31 223 60
Circuito demultiplexor de 4 canales de salida (Requiere Plataforma OrCAD 9.1 ó superior)  6.31 471 77
Problema resuelto 2.7.1 (Requiere Plataforma OrCAD 9.1 ó superior)  6.31 206 51
Circuito biestable J-K síncrono activo por flanco de bajada. (Requiere Plataforma OrCAD 9.1 ó superior)  6.31 286 67
Decodificador 2-4 (soluc. alternativa) (Requiere Plataforma OrCAD 9.1 ó superior)  6.31 316 79
Comportamiento de una puerta lógica XOR (tabla de verdad). (soluc. alternativa) (Requiere Plataforma OrCAD 9.1 ó superior)  6.31 411 50
Interfaz HC a CMOS mediante puerta en drenador abierto y pull-up (Requiere Plataforma OrCAD 9.1 ó superior)  6.31 237 67
Circuito biestable J-K síncrono activo por flanco de bajada. (Requiere Plataforma OrCAD 9.1 ó superior)  6.31 308 64
ADC instantáneo de 3 bits (Requiere Plataforma OrCAD 9.1 ó superior)  6.31 451 81
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma OrCAD 9.1 ó superior)  6.31 451 73
Circuito biestable D síncrono activo por flanco de subida. (Requiere Plataforma OrCAD 9.1 ó superior)  6.31 301 57
Problema propuesto 5.4.7 (Requiere Plataforma OrCAD 9.1 ó superior)  6.31 218 46
Comportamiento de una puerta lógica NOT tres entradas (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  6.31 282 59
Problema propuesto 7.7 (Requiere Plataforma OrCAD 9.1 ó superior)  6.31 243 81
Circuito lógico de un generador de paridad (Requiere Plataforma OrCAD 9.1 ó superior)  6.31 292 69
ADC por aproximaciones sucesivas. (Requiere Plataforma OrCAD 9.1 ó superior)  6.31 703 91
DAC de 8 bits de resistencias ponderadas1 (Requiere Plataforma OrCAD 9.1 ó superior)  6.31 245 66
Problema propuesto 4.17 (Requiere Plataforma OrCAD 9.1 ó superior)  6.31 204 67
Problema propuesto 5.3 (Requiere Plataforma OrCAD 9.1 ó superior)  6.31 222 59
Problema propuesto 5.9.3 (Requiere Plataforma OrCAD 9.1 ó superior)  6.31 201 56
Circuito biestable R-S síncrono activo por nivel. (Requiere Plataforma OrCAD 9.1 ó superior)  6.31 305 63
Circuito que permite elegir el nivel activo de una señal. (Requiere Plataforma OrCAD 9.1 ó superior)  6.31 276 61
Display de 7 segmentos (Requiere Plataforma OrCAD 9.1 ó superior)  6.31 1095 299

Página 1 de 12

Páginas:    1 2 3 4 5 6 7 8 9 10  siguiente › última »