Search Results (Author:"SantiagoEmilioAchaAlegre")

Resultados de la Navegación (1738)

RSS para este conjunto de resultadosRSS para este conjunto de resultados

Página 7 de 35

Páginas:    «primera ‹anterior  1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16  siguiente › última »

Refinar

  Search Relevance Visitas Descargas
Convertidor BCD a 7 segmentos. Funcionamiento del c.i 7448 y evolución de salidas. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.89 473 55
Problema propuesto 4.17.4 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.89 54 6
Circuito lógico de un comparador de 2 bits (soluc. alternativa 3) (Requiere Plataforma OrCAD 9.1 ó superior)  7.89 137 12
Problema propuesto 5.11 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.89 36 6
Circuito de control de una célula de memoria RAM básica, ignorando los circuitos de selección y acondicionadores de E/S de datos. (Requiere Plataforma OrCAD 9.1 ó superior)  7.89 72 11
Implementación de funciones lógicas. Detector de números binarios (4 dígitos) menores de 2 y mayores a 9 [4]. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.89 51 6
Circuito lógico de un generador de paridad (Requiere Plataforma OrCAD 9.1 ó superior)  7.89 64 3
Problema propuesto 7.8.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.89 42 21
Simplificación individual y multifuncional de tres funciones por los métodos de Karnaugh y Quine-McCluskey (Requiere Plataforma OrCAD 9.1 ó superior)  7.89 100 11
Obtención de las funciones simplificadas f1,f3 y sus circuitos lógicos. (Requiere Plataforma OrCAD 9.1 ó superior)  7.89 44 4
Circuito de ahorro de consumo en leds o displays mediante multiplexación en el tiempo (Requiere Plataforma OrCAD 9.1 ó superior)  7.89 135 12
Problema propuesto 5.6.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.89 32 5
Problema propuesto 5.4.2 (Requiere Plataforma OrCAD 9.1 ó superior)  7.89 33 5
Problema propuesto 2.2 (Requiere Plataforma OrCAD 9.1 ó superior)  7.89 42 4
Implementación de funciones lógicas. Detector de números binarios (4 dígitos) menores de 2 y mayores a 9 [8]. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.89 107 15
Problema propuesto 5.6.3 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.89 38 4
Célula de memoria RAM básica, ignorando los circuitos de selección y acondicionadores de E/S de datos. (Requiere Plataforma OrCAD 9.1 ó superior)  7.89 52 5
Circuito biestable R-S activo al nivel alto..2 (Requiere Plataforma OrCAD 9.1 ó superior)  7.89 42 5
Problema propuesto 7.1.3 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.89 32 5
Problema propuesto 4.3.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.89 32 11
Problema propuesto 5.4.5 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.89 34 5
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad..2 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.89 53 7
Problema propuesto 5.9.3 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.89 26 5
Teoremas del Algebra de Boole. Teorema de De Morgan (primer caso). (Requiere Plataforma MicroCAP 9.0 ó superior)  7.89 814 67
Comportamiento de una puerta lógica NOT tres entradas (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  7.89 60 11
Problema propuesto 5.6.2 (soluc. alternativa simplificada) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.89 38 7
Implementación de funciones lógicas. Detector de números binarios (4 dígitos) menores de 2 y mayores a 9 [0]. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.89 52 10
Circuito biestable R-S síncrono activo por nivel. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.89 88 13
Comportamiento de una puerta lógica NOR tres entradas (tabla de verdad). (Requiere Plataforma MicroCAP 9.0 ó superior)  7.89 48 9
Problema propuesto 7.1 (Requiere Plataforma OrCAD 9.1 ó superior)  7.89 52 13
Problema propuesto 5.7.4 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.89 41 13
Monoestable disparado por nivel construido a partir de un inversor lógico. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.89 73 14
Problema propuesto 5.9.1 (soluc. alternativa simplificada) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.89 45 10
Monoestable construido a partir de un amplificador operacional. (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.89 80 6
Estructura interna del codificador sin prioridad. Codificador 8 a 3 activo con nivel bajo (I1). (Requiere Plataforma MicroCAP 9.0 ó superior)  7.89 56 7
Problema propuesto 5.4.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.89 50 6
Simplificación de una función lógica de 3 variables (método de Karnaugh).2 (Requiere Plataforma OrCAD 9.1 ó superior)  7.89 204 13
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada. (Requiere Plataforma OrCAD 9.1 ó superior)  7.89 56 5
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  7.89 77 13
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada. (Requiere Plataforma OrCAD 9.1 ó superior)  7.89 46 3
Comportamiento de una puerta lógica BUFFER (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  7.89 88 8
Sistema con puertas triestado (Requiere Plataforma OrCAD 9.1 ó superior)  7.89 63 13
Circuito biestable R-S síncrono activo por nivel..2 (Requiere Plataforma OrCAD 9.1 ó superior)  7.89 117 7
DAC de 8 bits de resistencias ponderadas0 (Requiere Plataforma OrCAD 9.1 ó superior)  7.89 21 3
Estructura interna de una unidad aritmético-lógica. Operación A-1. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.89 35 6
Circuito biestable R-S activo al nivel alto. (Requiere Plataforma OrCAD 9.1 ó superior)  7.89 52 4
Problema propuesto 4.1 (Requiere Plataforma OrCAD 9.1 ó superior)  7.89 55 6
Funciones Lógicas. Función XOR. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.89 286 62
Comportamiento de una puerta lógica NAND tres entradas (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  7.89 55 9
Circuito biestable D síncrono activo por flanco de subida. (Requiere Plataforma OrCAD 9.1 ó superior)  7.89 71 13

Página 7 de 35

Páginas:    «primera ‹anterior  1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16  siguiente › última »