Search Results (Author:"SantiagoEmilioAchaAlegre")

Resultados de la Navegación (1738)

RSS para este conjunto de resultadosRSS para este conjunto de resultados

Página 5 de 35

Páginas:    «primera ‹anterior  1 2 3 4 5 6 7 8 9 10 11 12 13 14  siguiente › última »

Refinar

  Search Relevance Visitas Descargas
Problema propuesto 5.4.8 (Requiere Plataforma OrCAD 9.1 ó superior)  8.05 46 10
Problema propuesto 4.15 (Requiere Plataforma OrCAD 9.1 ó superior)  8.05 40 5
Problema propuesto 5.4.10 (Requiere Plataforma MicroCAP 9.0 ó superior)  8.05 28 7
Problema propuesto 5.7.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  8.05 33 5
Comportamiento de una puerta lógica XOR (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  8.05 67 3
Problema propuesto 7.2.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  8.05 38 15
Circuito sumador completo. (Requiere Plataforma MicroCAP 9.0 ó superior)  8.05 65 10
Problema propuesto 5.4.15 (Requiere Plataforma MicroCAP 9.0 ó superior)  8.05 36 11
Problema propuesto 5.4.4 (soluc. alternativa simplificada) (Requiere Plataforma MicroCAP 9.0 ó superior)  8.05 38 10
Problema propuesto 8.1.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  8.05 51 12
Problema propuesto 4.6 (Requiere Plataforma OrCAD 9.1 ó superior)  8.05 32 14
Problema propuesto 4.14.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  8.05 42 6
Circuito de control de una célula de memoria RAM básica, ignorando los circuitos de selección y acondicionadores de E/S de datos. (Requiere Plataforma OrCAD 9.1 ó superior)  8.05 72 18
Tabla de implicantes primos para simplificar por unos mediante método Q-M de un detector de codificaciones de entrada índice 2 ó 3. (Requiere Plataforma MicroCAP 9.0 ó superior)  8.05 807 67
Tabla de implicantes primos para simplificar por ceros mediante método Q-M de un detector de codificaciones de entrada índice 2 ó 3. (Requiere Plataforma MicroCAP 9.0 ó superior)  8.05 164 10
Comportamiento de una puerta lógica NOT tres entradas (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  8.05 60 9
Problema propuesto 5.7.1 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  8.05 34 5
Empleo del decodificador como demultiplexor. Tabla de verdad de un demultiplexor de 8 salidas [3]. (Requiere Plataforma MicroCAP 9.0 ó superior)  8.05 86 16
Circuito de control de una célula de memoria RAM básica, ignorando los circuitos de selección y acondicionadores de E/S de datos. (Requiere Plataforma MicroCAP 9.0 ó superior)  8.05 82 20
Circuito lógico de un comparador de 2 bits (soluc. alternativa) (Requiere Plataforma OrCAD 9.1 ó superior)  8.05 68 10
Problema propuesto 5.9.4 (Requiere Plataforma MicroCAP 9.0 ó superior)  8.05 36 5
Problema propuesto 5.4.7 (soluc. alternativa simplificada) (Requiere Plataforma MicroCAP 9.0 ó superior)  8.05 38 7
Problema propuesto 5.4.8 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  8.05 46 13
Problema propuesto 5.4.13 (Requiere Plataforma MicroCAP 9.0 ó superior)  8.05 40 5
Circuito combinacional que detecta la igualdad de dos números de 2 bits cada uno (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  8.05 26 5
Estructura interna del codificador sin prioridad. Codificador 8 a 3 activo con nivel alto (I1). (Requiere Plataforma MicroCAP 9.0 ó superior)  8.05 68 14
Problema propuesto 7.7.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  8.05 54 12
Circuito que permite el cambio de nivel a flanco de subida activo de una señal. (Requiere Plataforma OrCAD 9.1 ó superior)  8.05 60 5
Problema propuesto 5.18 (Requiere Plataforma MicroCAP 9.0 ó superior)  8.05 47 9
Descripción VHDL de sumador paralelo con acarreo de 8 bits (Requiere Plataforma OrCAD 9.1 ó superior)  8.05 357 80
Problema propuesto 5.6.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  8.05 38 6
Comportamiento de una puerta AND de tres entradas (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  8.05 45 4
Circuito combinacional que detecta la igualdad de dos números de 2 bits cada uno.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  8.05 41 7
Problema propuesto 4.17 (Requiere Plataforma OrCAD 9.1 ó superior)  8.05 54 13
Problema propuesto 5.6.2 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  8.05 33 4
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad..3 (Requiere Plataforma MicroCAP 9.0 ó superior)  8.05 81 18
Comportamiento de una puerta lógica XOR (tabla de verdad). (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  8.05 51 5
Problema propuesto 5.4.7 (Requiere Plataforma MicroCAP 9.0 ó superior)  8.05 48 7
Problema propuesto 7.1.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  8.05 51 8
Problema propuesto 5.13.g2 (Requiere Plataforma MicroCAP 9.0 ó superior)  8.05 23 4
Problema propuesto 4.3 (Requiere Plataforma OrCAD 9.1 ó superior)  8.05 30 10
Problema propuesto 5.11 (Requiere Plataforma OrCAD 9.1 ó superior)  8.05 44 8
Problema propuesto 5.8 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  8.05 31 4
Circuito biestable T síncrono activo por flanco de bajada. (Requiere Plataforma OrCAD 9.1 ó superior)  8.05 51 8
Problema propuesto 5.4.10 (Requiere Plataforma OrCAD 9.1 ó superior)  8.05 34 4
Circuito de control de una célula de memoria RAM básica, ignorando los circuitos de selección y acondicionadores de E/S de datos..2 (Requiere Plataforma MicroCAP 9.0 ó superior)  8.05 97 16
Problema propuesto 7.6 (Requiere Plataforma OrCAD 9.1 ó superior)  8.05 41 9
Problema propuesto 5.13.c3 (Requiere Plataforma MicroCAP 9.0 ó superior)  8.05 52 16
Implementación de funciones lógicas. Detector de números binarios (4 dígitos) menores de 2 y mayores a 9 [14]. (Requiere Plataforma MicroCAP 9.0 ó superior)  8.05 55 11
Asociación de decodificadores. Decodificador de 2 a 4 bits sin entrada de habilitación (mod). (Requiere Plataforma MicroCAP 9.0 ó superior)  8.05 108 9

Página 5 de 35

Páginas:    «primera ‹anterior  1 2 3 4 5 6 7 8 9 10 11 12 13 14  siguiente › última »