Search Results (Display Type:"Objeto de aprendizaje")

Resultados de la Navegación (1844)

RSS para este conjunto de resultadosRSS para este conjunto de resultados

Página 2 de 37

Páginas:    «primera ‹anterior  1 2 3 4 5 6 7 8 9 10 11  siguiente › última »

Refinar

  Search Relevance Visitas Descargas
Slew Rate del amplificador real. (Requiere Plataforma MicroCAP 9.0 ó superior)  4.02 136 27
Obtención de la función simplificada f2 y su circuito lógico (VHDL). (Requiere Plataforma OrCAD 9.1 ó superior)  4.02 35 5
Implementación de funciones lógicas. Detector de números binarios (4 dígitos) menores de 2 y mayores a 9 [6]. (Requiere Plataforma MicroCAP 9.0 ó superior)  4.02 80 17
Circuito que permite el cambio de nivel a flanco de bajada activo de una señal. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  4.02 57 17
Problema propuesto 5.3 (Requiere Plataforma OrCAD 9.1 ó superior)  4.02 35 3
Circuito que controla el paso de piezas de una cinta a otra..8 (Requiere Plataforma MicroCAP 9.0 ó superior)  4.02 35 4
Simulación Problema P3.8 (Requiere Plataforma MicroCAP 9.0 ó superior)  4.02 50 8
Estructura interna del codificador sin prioridad. Codificador 8 a 3 activo con nivel alto (I5 e I6). (Requiere Plataforma MicroCAP 9.0 ó superior)  4.02 48 8
Simulación Problema P7.8 Frecuencia de corte inferior en FET. Efecto de CL (Requiere Plataforma MicroCAP 9.0 ó superior)  4.02 88 12
Problema propuesto 7.5.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  4.02 49 14
Problema propuesto 5.4.3 (Requiere Plataforma OrCAD 9.1 ó superior)  4.02 38 5
Función para los términos minterms de un circuito con puertas NAND (soluc. alternativa simplificada) (Requiere Plataforma MicroCAP 9.0 ó superior)  4.02 40 4
Problema propuesto 4.7 (Requiere Plataforma OrCAD 9.1 ó superior)  4.02 37 7
Problema propuesto 4.7.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  4.02 27 9
DAC de 8 bits basado en la red R-2R (Requiere Plataforma OrCAD 9.1 ó superior)  4.02 62 12
Problema propuesto 5.17 (Requiere Plataforma MicroCAP 9.0 ó superior)  4.02 38 4
Problema propuesto 5.4.5 (Requiere Plataforma OrCAD 9.1 ó superior)  4.02 48 7
Circuito combinacional que detecta la igualdad de dos números de 2 bits cada uno.3 (Requiere Plataforma OrCAD 9.1 ó superior)  4.02 34 4
Problema propuesto 5.7.1 (Requiere Plataforma OrCAD 9.1 ó superior)  4.02 38 23
Problema propuesto 5.4.5 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  4.02 63 19
Problema propuesto 5.9.1 (Requiere Plataforma OrCAD 9.1 ó superior)  4.02 43 7
Problema propuesto 4.14 (Requiere Plataforma OrCAD 9.1 ó superior)  4.02 39 9
Circuito biestable R-S activo al nivel bajo..2 (Requiere Plataforma OrCAD 9.1 ó superior)  4.02 59 10
Circuito biestable D síncrono activo por flanco de subida. (Requiere Plataforma OrCAD 9.1 ó superior)  4.02 128 7
Circuito biestable T síncrono activo por flanco de bajada. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  4.02 112 36
Problema propuesto 2.1 (Requiere Plataforma OrCAD 9.1 ó superior)  4.02 51 12
Problema propuesto 2.2.1 (Requiere Plataforma OrCAD 9.1 ó superior)  4.02 62 5
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma OrCAD 9.1 ó superior)  4.02 73 17
ADC instantáneo de 3 bits.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  4.02 128 13
DAC de 8 bits basado en la red R-2R (Requiere Plataforma OrCAD 9.1 ó superior)  4.02 105 24
Problema propuesto 4.12.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  4.02 57 15
Circuito biestable R-S activo al nivel alto..1 (Requiere Plataforma OrCAD 9.1 ó superior)  4.02 58 21
Circuito biestable J-K síncrono activo por flanco de bajada. (Requiere Plataforma OrCAD 9.1 ó superior)  4.02 48 10
Circuito biestable R-S activo al nivel bajo. (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  4.02 87 21
Circuito biestable R-S activo al nivel alto..2 (Requiere Plataforma OrCAD 9.1 ó superior)  4.02 59 14
Circuito biestable R-S activo al nivel bajo. (Requiere Plataforma OrCAD 9.1 ó superior)  4.02 50 16
Circuito que detecta niveles por debajo de un mínimo en dos depósitos. (Requiere Plataforma OrCAD 9.1 ó superior)  4.02 34 8
Comportamiento de una puerta lógica NAND tres entradas (tabla de verdad). (soluc. alternativa) (Requiere Plataforma OrCAD 9.1 ó superior)  4.02 67 19
Célula de memoria RAM básica, ignorando los circuitos de selección y acondicionadores de E/S de datos. (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  4.02 85 12
Circuito para realizar el control de calidad en una cadena de producción. (soluc. alternativa) (Requiere Plataforma OrCAD 9.1 ó superior)  4.02 71 10
Transistor nJFET. Característica de transferencia. (Requiere Plataforma MicroCAP 9.0 ó superior)  4.02 155 21
Estructura interna de una unidad aritmético-lógica. Operación aritmética A+A·B negado. (Requiere Plataforma MicroCAP 9.0 ó superior)  4.02 21 6
Estructura interna de una unidad aritmético-lógica. Operación lógica A·B menos uno aritmética. (Requiere Plataforma MicroCAP 9.0 ó superior)  4.02 17 6
Circuito para realizar el control de calidad en una cadena de producción. (soluc. alternativa) (Requiere Plataforma OrCAD 9.1 ó superior)  4.02 54 6
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad..1 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  4.02 51 3
Célula de memoria RAM básica, ignorando los circuitos de selección y acondicionadores de E/S de datos. (Requiere Plataforma OrCAD 9.1 ó superior)  4.02 80 10
Explicación del problema propuesto 3.12. (Requiere Plataforma Adobe Reader 5.0 ó superior)  4.02 74 17
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad..4 (Requiere Plataforma MicroCAP 9.0 ó superior)  4.02 78 11
Explicación del problema propuesto 8.8. (Requiere Plataforma Adobe Reader 5.0 ó superior)  4.02 86 16
Explicación del problema teórico 6.1.2.0 (Requiere Plataforma Adobe Reader 5.0 ó superior)  4.02 59 26

Página 2 de 37

Páginas:    «primera ‹anterior  1 2 3 4 5 6 7 8 9 10 11  siguiente › última »