Search Results (All Fields:"sistema digital")

Resultados de la Navegación (87)

RSS para este conjunto de resultadosRSS para este conjunto de resultados

Página 1 de 2

Páginas:    1 2  siguiente › última »

  Search Relevance Visitas Descargas
Sistemas secuenciales. Biestables (5)  1.09  
Circuitos Secuenciales. Sistemas Asíncronos (30)  0.98  
Circuitos Secuenciales. Sistemas Síncronos (21)  0.98  
Sistemas secuenciales. Contadores y registros (3)  0.98  
Barbacho, A., Gómez, I. and Sánchez, G.. Digital Systems Studio: herramienta para el diseño, comprobación y simulación de sistemas digitales..En: . ()  0.84 157 578
Barriga, A., Barturone, I., Brox, P. and Sánchez-Solano, S.. Desarrollo de sistemas de procesado digital de señal sobre dispositivos programables.En: . ()  0.80 199 870
Álvarez, L. J., Ledo, R. y Losada, A.(1970) .Sistema de enseñanza de electrónica digital práctica. .En: . ()  0.80 183 321
Arriaga, J., Pescador, F. and Serrano, P.A.. Sistema para la autoevaluación de prácticas de electrónica Digital a través de Internet.En: . ()  0.76 160 183
Baena, C., Bellido, M.J., Parra, M.P. and Valencia, M.. Realización de un Sistema Digital: implementación sobre FPGA y testado en Laboratorio.En: . ()  0.76 238 942
Barrero, F., Miñambres-Marcos, V. and Romero, E.. Plataforma de control digital de sistemas electrónicos de potencia.En: . ()  0.76 149 507
Mandado, E. and Valdes, M.A.. Sistema Hipermedia de apoyo al autoaprendizaje de la Electrónica Digital.En: . ()  0.76 200 645
González-Blanco García, Elena, Martínez Cantón, Clara Isabel, Martos Pérez, María Dolores y Rio Riande, Maria Gimena del (2014). La codificación informática del sistema poético medieval castellano, problemas y propuestas en la elaboración de un repertorio métrico digital: ReMetCa. En La codificación informática del sistema poético medieval castellano, problemas y propuestas en la elaboración de un repertorio métrico digital: ReMetCa (pp. -) Universidad de Navarra.  0.74 258 124
Circuito de un sistema resuelto por el procedimiento multifuncional. (Requiere Plataforma OrCAD 9.1 ó superior)  0.70 73 6
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  0.70 91 16
Diseño de sistemas secuenciales. Contador asíncrono módulo 16 con c.i 7473. (Requiere Plataforma MicroCAP 9.0 ó superior)  0.70 312 40
Diseño de sistemas secuenciales. Contador con un c.i 7474. (Requiere Plataforma MicroCAP 9.0 ó superior)  0.70 406 47
Circuito de un sistema resuelto por el procedimiento multifuncional. (Requiere Plataforma OrCAD 9.1 ó superior)  0.70 74 9
Diseño de sistemas secuenciales. Registro de desplazamiento de 4 bits con entrada serie y salida paralelo. (Requiere Plataforma MicroCAP 9.0 ó superior)  0.70 389 41
Sistema con puertas triestado (Requiere Plataforma OrCAD 9.1 ó superior)  0.70 83 18
Sistema con puertas triestado (soluc. alternativa) (Requiere Plataforma OrCAD 9.1 ó superior)  0.70 145 18
Sistema con puertas triestado (Requiere Plataforma OrCAD 9.1 ó superior)  0.70 61 19
Sistema con puertas triestado (soluc. alternativa 2) (Requiere Plataforma OrCAD 9.1 ó superior)  0.70 85 14
Sistema con puertas triestado (Requiere Plataforma MicroCAP 9.0 ó superior)  0.70 72 10
Sistema con puertas triestado (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  0.70 67 13
Sistema con puertas triestado (Requiere Plataforma OrCAD 9.1 ó superior)  0.70 74 14
Diseño de sistemas secuenciales (Requiere Plataforma MicroCAP 9.0 ó superior)  0.70 182 26
Diseño de sistemas secuenciales. Cronograma de funcionamiento del c.i 7473. (Requiere Plataforma MicroCAP 9.0 ó superior)  0.70 358 35
Vilma Aparecida Gimenes da Cruz, Mariko Hirata Kajihara, Andrea, César Augusto Assis, Giuliano Yoshinaga Bisse, Maria Júlia Giannasi and Vera Lúcia Guiselli Lopes . 2005 Biblioteca Digital Integrada aos sistemas de informação institucionais: Fundamentos e Infra-Estrutura Básica  0.68 318 1547
Villadangos, J.M.. Experiencia docente de la enseñanza de los sistemas digitales basados en microcontrolador en la Universidad de Alcalá.En: . ()  0.68 99 715
Magdaleno, E., Mendoza, B.R., Rodríguez, A. and Rodríguez, S.. Metodología para el aprendizaje de sistemas electrónicos digitales y su diseño.En: . ()  0.68 185 1273
Oliver, J., Prim, M., Roig, J. and Soler, V.. Laboratorio virtual de sistemas digitales.En: . ()  0.68 190 1100
Castelló, J., Espí, J.M. and García, R.. Planta de ensayo para el desarrollo de diferentes técnicas de control moderno aplicadas a un sistema de péndulo invertido.En: . ()  0.68 208 105
Bellido, M.J., Chico, J.J., Guerrero, D., Millán, A., Ostua, E., Ruiz, P. and Villar J.I.. Análisis del comportamiento de la videoconsola Atari 2600 como sistema digital real basado en microprocesador en el laboratorio de electrónica.En: . ()  0.68 239 644
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad. (Requiere Plataforma OrCAD 9.1 ó superior)  0.64 71 15
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad..1 (Requiere Plataforma MicroCAP 9.0 ó superior)  0.64 92 16
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada..1 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  0.64 82 11
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad..1 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  0.64 61 6
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada. (Requiere Plataforma OrCAD 9.1 ó superior)  0.64 55 4
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad. (Requiere Plataforma OrCAD 9.1 ó superior)  0.64 58 7
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada..2 (Requiere Plataforma MicroCAP 9.0 ó superior)  0.64 61 13
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada. (Requiere Plataforma OrCAD 9.1 ó superior)  0.64 60 14
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad..4 (Requiere Plataforma MicroCAP 9.0 ó superior)  0.64 85 15
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad. (Requiere Plataforma OrCAD 9.1 ó superior)  0.64 69 7
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  0.64 86 22
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada..4 (Requiere Plataforma MicroCAP 9.0 ó superior)  0.64 59 8
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada. (Requiere Plataforma OrCAD 9.1 ó superior)  0.64 65 11
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad..3 (Requiere Plataforma MicroCAP 9.0 ó superior)  0.64 93 20
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada. (Requiere Plataforma OrCAD 9.1 ó superior)  0.64 64 4
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad..2 (Requiere Plataforma MicroCAP 9.0 ó superior)  0.64 63 8
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada..3 (Requiere Plataforma MicroCAP 9.0 ó superior)  0.64 70 13

Página 1 de 2

Páginas:    1 2  siguiente › última »