BIESTABLES SÍNCRONOS

En los biestables síncronos las salidas cambian con las entradas y cuando se les aplica una señal de reloj. Por tanto, las señales de salida están controladas por una señal de sincronismo, validándose cuando es activada esta señal de sincronismo.

Cuando las señales se validan por un estado lógico (nivel alto o bajo) de la señal de reloj se dice que son activadas por nivel. Cuando se produce las validaciones de las señales cuando la señal de reloj cambia de estado, se dice que son activadas por flanco: flanco de subida (cambio de nivel bajo a alto) y flanco de bajada (cambio de nivel alto a bajo).

BIESTABLE JK MASTER SLAVE.

Consta de dos biestables RS, uno es el maestro y otro el esclavo. Cuando el reloj está a nivel alto 1, las puertas AND 1 y 2 permiten el paso de las señales de entrada J-K al primer biestable RS (maestro), pero cuando el reloj está a nivel bajo 0 estas puertas AND no permiten el paso de las entradas J-K. En el segundo biestable RS (esclavo) sucede lo contrario debido a la inversión de la señal de reloj: cuando el reloj está a nivel alto 1, las puertas AND 2 y 3 no permiten el paso de las señales de salida del maestro al esclavo, pero cuando el reloj está a nivel bajo 0 estas puertas AND sí permiten el paso de las salidas del maestro al esclavo. Por tanto, durante el nivel alto del reloj el maestro cambia su información según las entradas J-K, estando bloqueado el esclavo con la última salida que tenía; y durante el nivel bajo de reloj se bloquea el maestro y la información de éste pasa al esclavo. De esta manera, la información se obtiene a la salida en cada flanco de bajada.

Algunos circuitos integrados de la familia TTL que contienen biestables J-K síncronos son:

7472 Biestable J-K maestro-esclavo, con puertas AND, puesta a cero y puesta a uno.

La relación de pines de este integrado es la siguiente:

J1, J2, J3: Pines de entrada a una puerta AND cuya salida es J. Entradas sin inversión. J=J1*J2*J3.

K1, K2, K3: Pines de entrada a una puerta AND cuya salida es K. Entradas sin inversión. K=K1*K2*K3.

CLOCK: Pin de entrada de reloj. La báscula se dispara o cambia de estado en los niveles altos del reloj. Entrada con inversión.

CLEAR: Pin de puesta a cero asíncrona. Si se introduce un nivel lógico bajo en este pin se pone a cero la salida Q. Entrada con inversión.

PRESET: Pin de puesta a uno asíncrona. Si se introduce un nivel lógico bajo en este pin se pone a uno la salida Q. Entrada con inversión.

Q: Pin de salida Q. Salidas sin inversión.

Q´: Pin de salida Q´..

Funcionamiento:

Cuando las entradas CLEAR y PRESET están a la vez a nivel bajo se produce un estado no permitido, donde las señales de salida Q y Q´ toman el mismo valor 1, al igual que ocurría en los biestables R-S.

7473 Doble Biestable J-K con puesta a cero.

La relación de pines de este integrado es la siguiente:

1J, 2J: Pines de entrada a cada biestable. Entradas sin inversión.

1K, 2K: Pines de entrada a cada biestable. Entradas sin inversión.

CLOCK: Pin de entrada de reloj. La báscula se dispara o cambia de estado en los niveles altos del reloj. Entrada con inversión.

CLEAR: Pin de puesta a cero asíncrona. Si se introduce un nivel lógico bajo en este pin se pone a cero la salida Q. Entrada con inversión.

1Q, 2Q: Pines de salida Q de cada biestable. Salidas sin inversión.

1Q´, 2Q´ : Pines de salida Q´ de cada báscula.

Funcionamiento:

74LS76 Doble Biestable J-K con puesta a cero.

La relación de pines de este integrado es la siguiente:

1J, 2J: Pines de entrada a cada biestable. Entradas sin inversión.

1K, 2K: Pines de entrada a cada biestable. Entradas sin inversión.

1CLOCK, 2CLOCK: Pines de entrada de reloj de cada biestable. La báscula se dispara o cambia de estado en los flancos de bajada del reloj. Entrada con inversión.

1CLEAR, 2CLEAR: Pines de puesta a cero asíncrona de cada biestable. Si se introduce un nivel lógico bajo en este pin se pone a cero la salida Q. Entrada con inversión.

1PRESET, 2PRESET: Pines de puesta a uno asíncrona de cada biestable. Si se introduce un nivel lógico bajo en este pin se pone a uno la salida Q. Entrada con inversión.

1Q, 2Q: Pines de salida Q de cada biestable. Salidas sin inversión.

1Q´, 2Q´ : Pines de salida Q´ de cada biestable.

Funcionamiento:

Cuando las entradas CLEAR y PRESET están a la vez a nivel bajo se produce un estado no permitido, donde las señales de salida Q y Q´ toman el mismo valor.